主要内容

高密度脂蛋白验证器

测试和验证Verilog硬件描述语言(VHDL)使用HDL模拟器和FPGA板

HDL验证器™允许您测试和验证Verilog®和硬件描述语言(VHDL)®fpga、asic和soc的设计。您可以在运行于MATLAB中的测试平台上验证RTL®或仿真金宝app软件®使用协同仿真与HDL模拟器。这些相同的测试平台可以与FPGA和SoC开发板一起使用,以验证硬件中的HDL实现。

HDL Verifier提供了在Xilinx上调试和测试FPGA实现的工具®和英特尔®董事会。您可以使用MATLAB对内存映射寄存器进行读写,以便在硬件上测试设计。您可以在设计中插入探针,并设置触发条件,将内部信号上传到MATLAB中进行可视化和分析。

HDL验证器生成验证模型用于RTL测试工作台,包括通用验证方法论(UVM)测试工作台。这些模型在支持SystemVerilog直接编程接口(DPI)的模拟器中本机运行。金宝app

开始

学习HDL验证器的基础知识

验证与Cosimulation

HDL模拟器与MATLAB和Simulink之间的协同仿真金宝app

FPGA硬件验证

将FPGA板与MATLAB和Simulink连接,对硬件设计进行验证和调试金宝app

验证与UVM和SystemVerilog组件

生成UVM或SystemVerilog DPI组件

集成验证与HDL代码生成

生成测试工作台来验证用HDL Coder™生成的HDL代码

事务级模型生成

生成SystemC TLM虚拟原型

HDL验证支持的硬件金宝app

金宝app支持第三方硬件,如Xilinx、Intel、Microsemi等®FPGA板