主要内容

外部组件接口

HDL代码实例化、黑盒接口、Xilinx®系统发电机,阿尔特拉®DSP Builder, HDL联合仿真

例子和如何做

外部HDL代码

使用DocBlock集成自定义HDL代码

控件集成自定义HDL代码DocBlock

生成子系统的黑匣子接口

如何从子系统生成现有或遗留HDL代码的接口。

为参考模型生成黑匣子接口

当您已经有遗留的或手工编写的HDL代码时,为Model块指定一个黑盒实现。

指定双向端口

指定黑匣子的双向端口

为子系统生成可重用代码

为相同的子系统或除掩码参数值外相同的子系统生成共享代码

定制黑匣子或HDL协同仿真接口

如何使用块实现参数来控制生成的接口的端口和其他属性的生成和命名。

第三方工具

创建Altera DSP Builder子系统

使用Altera DSP Builder和HDL Coder™从模型生成代码。

创建一个Xilinx系统生成器子系统

使用Xilinx System Generator(用于DSP)和HDL Coder(用于HDL Coder)从模型中生成代码。

生成协同仿真模型

自动生成Simulink模型,与您的HDL模拟器共金宝app同模拟。

概念

直通和无操作实现

在生成的代码中绕过或省略选定的子系统。

特色的例子