主要内容

金宝app支持固定参考设计

为固定参考设计创建SOC模型,编辑创建的模型以包括算法,模拟和/或在MPSOC和RFSOC设备上构建和部署模型

该工作流程使算法和系统设计人员能够生成HDL IP核心,并将其集成到固定的参考设计中以进行快速原型。基于支持的Xilinx的选定参考设计创建SOC模型金宝app®MPSOC和RFSOC设备通过使用SOC模型创建者工具。使用创建的模型作为模板来设计和模拟您的FPGA算法和处理器算法。然后,生成botstream和主机I/O模型,构建软件应用程序,并通过使用SOC建造者工具。

话题

Axi4-stream IIO写(主机) 将阵列从仿真模型中写入IP核心设备的DDR存储器缓冲区
Axi4-stream IIO读取(主机) 从IP核心设备读取DDR存储器缓冲区到仿真模型
Axi4-Register IIO读取(主机) 将内存映射寄存器读取到仿真模型中
Axi4-Register iio写(主机) 将数据从仿真模型中写入内存映射寄存器
ADC到矢量 将串联的16位ADC输入样品转换为矢量输出
向量到DAC 将矢量输入转换为串联的16位DAC输出样品

工具

SOC模型创建者 基于选定的参考设计创建SOC模型

对象

Soc.RfDataConverter 从RFSOC设备上配置RF数据转换器MATLAB