HDL验证

验证的VerilogVHDL使用HDL仿真和FPGA板

HDL验证™让您测试和验证的Verilog®和VHDL®设计为FPGA,ASIC和SoC的。您可以验证对RTL测试平台中运行MATLAB®或者S金宝appimulink的®使用协同仿真与HDL仿真。这些相同的测试平台可以与FPGA和SoC开发板被用来验证在硬件HDL实现。

HDL验证提供的工具在Xilinx调试和测试FPGA实现®和英特尔®板。您可以使用MATLAB来写和从存储器映射寄存器读取硬件测试设计。您可以将探讨设计和设定的触发条件,以内部信号上传到MATLAB进行可视化和分析。

HDL验证生成验证模型,在RTL测试平台,包括通用验证方法学(UVM)测试平台使用。这些模型在支持的SystemVerilog直接编程接口(DPI)模拟器完美运行。金宝app

入门

了解HDL验证的基础知识

验证用联合仿真

HDL仿真器与MATLAB和Simulink之间的协同仿真金宝app

验证与FPGA硬件

连接与MATLAB和Simulink的FPGA开发板为硬件设计验证和调试金宝app

验证与UVM和SystemVerilog组件

UVM或SystemVerilog的DPI成分的产生

与HDL代码生成集成验证

生成测试平台验证与HDL编码器生成HDL代码™

事务级模型生成

TLM SystemC的虚拟原型的生成

HDL验证支持的硬件金宝app

金宝app第三方硬件,如Xilinx,英特尔和Microsemi的支持®FPGA开发板