主要内容

金宝app支持固定参考设计

为固定参考设计创建SoC模型,编辑创建的模型以包括算法,模拟和/或在MPSoC和RFSoC设备上构建和部署模型

该工作流使算法和系统设计人员能够生成一个HDL IP核,并将其集成到一个固定的参考设计中,以便快速创建原型。基于所选的支持Xilinx的参考设计创建SoC模型金宝app®MPSoC和RFSoC器件使用SoC模型创建器工具。使用创建的模型作为模板来设计和模拟您的FPGA算法和处理器算法。然后,生成一个比特流和主机I/O模型,构建一个软件应用程序,并使用SoC建设者工具。

主题

AXI4-Stream io写入(HOST) 从仿真模型中写入阵列到IP核设备的DDR内存缓冲区
AXI4-Stream io读取(HOST) 从IP核设备读取DDR内存缓冲区到仿真模型中
寄存器IIO读取(HOST) 读取内存映射寄存器到仿真模型
寄存器IIO写入(HOST) 从模拟模型将数据写入内存映射寄存器
ADC到Vector 将连接的16位ADC输入样本转换为矢量输出
矢量到DAC 将矢量输入转换为连接的16位DAC输出样本

工具

SoC模型创建器 根据选定的参考设计创建SoC模型

对象

soc。RFDataConverter 在RFSoC设备上配置射频数据转换器MATLAB