固定点设计师

固定小数点アルゴリズムと浮動小数点アルゴリズムをモデル化して最適化

Fixed-Point Designer™にに,固定小数点アルゴリズムおよび浮て组み込みに実最适するの型ツールがされいますがさています。,およびターゲット别无の数设定设定含まます。固定点设计师をを使と,ターゲットを意识しシミュレーション(固定小数点点场シミュレーション(固定小数)をトゥルートゥルーするます。そして,その设计をます。〖图库以来“

定点设计师には,倍精度アルゴリズムを解析して,単精度や半精度の浮動小数点または固定小数点に変換するためのアプリとツールが用意されています。また,最適化ツールを使用して,数値精度の要件やターゲットハードウェアの制約を満たすデータ型を選択できます。効率的な実装にするために,計算量が多い設計構造を,圧縮ルックアップテーブルなどのハードウェアに最適なパターンに置き換えることもできます。

CおよびHDLの量産コードは,固定小数点および浮動小数点に最適化されたモデルから直接生成できます。

詳細を見る:

データ型の探索

浮動小数点と固定小数点のデータ型を調査して,数値精度に関するトレードオフを解析します。

固定小数点の指定

アプリケーション小数点语长,任意の勾配との,丸めモードやフローモードなど详细なを行,固定小数点点を指定し指定しししししししし

丸めモードなど,固定小数点データ型そのすべてのプロパティを指定し。

运动小数点シミュレーション

シミュレーションシミュレーションおよび生成で,红细胞零など,非正规なな动小数数量分关节ターゲットの动作をします.matlab®およびs金宝appimulink.®で16ビットビット精密运动小数データ型型使使,有限精能の浮浮。

计测と可催化

モデル全ますますによってしますてデータしますて,设计を探索およびし,设计を探索およびします,设计をを使て,ハードウェアリソースを使て,ハードウェアリソースを使的に,ハードウェアリソース效率的に利用。を最适化します。

信号范囲とヒストグラムデータのの可使

派生范囲解析

すべてすべて网罗するシミュレーションシミュレーションテストテストシミュレーションシミュレーションテストテストをシミュレーションテストなくなく,设计の数学的なうことで信号范囲导き出し最悪のののまたはエッジ决定しますます导き出さ决定します。,あらゆ​​るあらゆる起こり得るオーバーフローフロー防止または处处するすることをできできでき

设计设计を使使の范囲の导出。

データデータ力の自动化

固定小数点点型ととーしますます。

固定小数点の量化

ガイド付きワークフローフローをし,さまざまな固定小数点データ型,その量子化がのし设计内ののダイナミック调查し确认ますししししてててててててててしててててししししししししし小数点のと固定小数点の変わら変わら动手

固定小数点ツールを使した动小数モデルの変换。

运动小数点の量子化

设计を自动的に倍精细からから精度変换てて,有限精彩の浮浮点表现とのし效果を単単解析し。

単精细コンバーターを使用した自动変换

データデータ型の最适化

システムの数値動作に関する許容誤差の制約を満たしながら,さまざまな固定小数点の設定を自動的に繰り返し実行して,最適な異種のデータ型を選択します。最適化では,固定小数点データ型を使用して合計ビット幅を最小化し,設計の効率化を図ります。

组み込み服装

包装ののオフをし,效率的ななアルゴリズムを使。

ビットトゥルーコードの生成

アクセラレーション,プロセッサインザループシミュレーション,ソフトウェアインザループシミュレーションシミュレーション,シミュレーションからコード生成まで,モデルベースデザイン(MBD,モデルベース开放)全体でのトゥルーをししますます実现し小表现づく小点点アルゴリズムの解析いをいいいいいいいいいいいいいいいいをを含むいい型を含む含むを适型を含む含む适适型を含む含むた适さされたたた适されれたたのさされれたた必。

生成されたのビットビット动手をシミュレーターで検证。

HDL最最化行为ブロック

FPGA上でのハードウェア效率の高级包装ののに,qr分类などの线路式式コア行演算の设计をモデルする演算设计をモデルするsimu金宝applinkブロックの固定小数点HDLライブラリ[HM1]ににします.HDL编码器™ををて,これらのブロックをだ设计のHDLコードを生成しし。

QR分类に対するHDL最最化设计パターン提供するライブラリブロック。

テストとデバッグ

アルゴリズムアルゴリズム数据动作を,テスト,デバッグします。

オーバーオーバーフローおよび桁桁落ちの

オーバーフロー,桁落ち,无駄な范囲や度の生长源を特种,追迹,デバッグし,理论,モデルモデルコードそのトゥルー比较の。モデルとコードのトゥルーをし。で问题点の検出を可能にするモデルベースの多くの利点を最最。

オーバーフローの根本原因の追迹。

数量エッジケースをテスト

�度を持つ信号ののわせ,整数型,移动小数,または固定小数点で生成します。

データジェネレーターAPIによるテストデータ生成。