主要内容

开始使用高密度脂蛋白编码器

生成硬件描述语言(VHDL)Verilog代码FPGA和ASIC设计

高密度脂蛋白编码器™生成便携,synthesizable硬件描述语言(VHDL)®和Verilog®从MATLAB代码®函数,仿真软件金宝app®模型和Stateflow®图表。生成的HDL代码可用于FPGA编程或ASIC原型和设计。

高密度脂蛋白编码器提供了一个自动化的工作流顾问Xilinx的编程®,Microsemi®,英特尔®fpga。你可以控制HDL架构和实现,突出关键路径,并生成硬件资源利用率的估计。高密度脂蛋白编码器提供了仿真软件模型之间的可跟踪性和生成的Verilog和VHDL代码,使金宝app代码验证高度集成应用程序的坚持做- 254和其他标准。

金宝app支持行业标准可以通过IEC认证工具包(ISO 26262和IEC 61508)。

教程

对HDL代码生成

特色的例子

视频

高密度脂蛋白编码器概述
生成FPGA和ASIC设计的硬件描述语言(VHDL)和Verilog代码使用HDL编码器

利用仿真软件金宝appMATLAB算法部署在一个FPGA和ASIC
学习如何通过仿真软件MATLAB DSP算法,定点设计师™和高密度脂蛋白编码器,目标FPGA和AS金宝appIC