主要内容

HDL代码生成金宝app

从Simulink生成HDL代码金宝app®模型

通过生成HDL代码并将该代码部金宝app署到特定于应用的集成电路(ASIC)或现场可编程门阵列(FPGA)上,在硬件中实现Simulink模型或子系统。使用与HDL代码生成兼容的模块来设计模型。如果模型使用浮点数据,请使用Fixed-Point Designer™将其转换为定点模型。在生成HDL代码并验证它与原始算法匹配之后,将HDL代码部署到目标硬件上。

  • 模型与架构设计
    金宝app支持块、最佳实践、设计模式、兼容性检查、Simscape建模、时钟和复位信号
  • 高密度脂蛋白建模指南
    在Simulink模型中设计HDL算法的指南金宝app
  • 代码生成
    HDL代码生成,代码配置,测试台生成
  • 验证
    对生成的HDL代码和fpga在环进行仿真验证
  • 部署
    合成脚本并将生成的HDL代码部署到Intel®, Xilinx®, Speedgoat®,和定制的FPGA板
  • 速度和面积优化
    通过资源共享、流、流水线、RAM映射、循环优化进行改进
  • 报告和脚本
    可追溯性、优化和资源报告;符合标准,合成脚本