主要内容

DPI代仿真软件子系统金宝app

从模型生成SystemVerilog DPI组件金宝app®子系统

您可以使用一个DPI组件由仿真软件生成子系统在两个方面:金宝app

  • 出口SystemVerilog DPI组件时,您可以将该组件集成到你的HDL模拟行为模型。组件生成器支持测试点和可调参数。金宝app你也可以生成一个SystemVerilog试验台验证生成的DPI组件子系统对数据向量。看到生成SystemVerilog DPI组件

  • 生成SystemVerilog DPI试验台(高密度脂蛋白编码器™)——使用该试验台验证生成的HDL代码用C代码生成的整个仿真软件模型,包括DUT和数据源。金宝app看到使用SystemVerilog DPI试验台验证HDL设计(高密度脂蛋白编码器)

看到DPI组件生成与仿真软件金宝app。你必须有一个金宝app仿真软件编码器™许可使用该特性。

应用程序

高密度脂蛋白验证器 生成SystemVerilog DPI组件从一个金宝app子系统

断言 生成SystemVerilog断言金宝app断言

主题

生成和验证DPI组件

DPI组件生成与仿真软件金宝app

如果你有一个金宝app仿真软件编码器许可,您可以使用两种方法生成SystemVerilog DPI组件。

SystemVerilog DPI测试长椅

选择两种类型的SVDPI测试长椅。

生成SystemVerilog DPI组件

如何生成一个SystemVerilog DPI组件。这个话题让你通过生成一个DPI组件的工作流模型,并探讨了各种配置参数。金宝app

使用生成的DPI SystemVerilog功能

如何导出生成的DPI组件SystemVerilog环境。

针对模型数据的验证生成的组件金宝app

开始ModelSim®或者,®在GUI模式。

从模型生成SystemVerilog断言试验台金宝app

从仿真软件环境生成SystemVerilog断言。金宝app

高级DPI选项

生成跨平台DPI组件

生成一个DPI组件操作系统不同于你的MATLAB®主机。

自定义生成的SystemVerilog代码

描述了如何定制生成的SystemVerilog代码。

在模拟优化增益参数

生成一个DPI组件提供可调参数。

SystemVerilog DPI组件测试点访问

你可以指定内部信号模型作为测试点和配置SystemVerilog DPI生成器来创建一个或多个访问功能。

生成SystemVerilog断言和功能覆盖率

生成SystemVerilog立即断言验证语句和模型验证,并收集功能覆盖率信息(需要金宝app仿真软件测试™许可证)。

与SystemVerilog DPI试验台验证HDL代码生成(需要高密度脂蛋白编码器许可)

使用SystemVerilog DPI试验台验证HDL设计(高密度脂蛋白编码器)

这个例子展示了如何使用SystemVerilog DPI试验台验证的HDL代码需要一个大数据集。

生成测试工作台,使使用HDL代码覆盖率工作流顾问(高密度脂蛋白编码器)

生成试验台使用高密度脂蛋白HDL代码生成和代码覆盖率工作流顾问。

特色的例子