锁相环

模拟锁相环系统的设计与仿真

设计一个PLL系统,从基本的基础块或一个参考架构系列开始。模拟和分析PLL系统,以验证关键性能指标,直到满足系统规范。

您可以通过提供每个基础块的规格和损伤并连接块来模拟不同的PLL体系结构模型(自底向上的方法)。或者,您可以从典型PLL架构的完整系统级模型开始,定制这些模型,直到满足您的系统规范(自顶向下的方法)。

使用测量和试验台在整个设计过程中,验证砌块和整个系统的规格是否存在缺陷。

阻碍

全部展开

充油泵 输出与两个输入端口之间占空比差成比例的电流
环路滤波器 二阶、三阶或四阶无源环路滤波器
PFD公司 相位/频率检测器,比较两个信号之间的相位和频率
VCO公司 模型压控振荡器
单模预分频器 整数分频器,用于分割输入信号的频率
双模预分频器 具有两个除法器比率的整数时钟除法器
带累加器的分数时钟分频器 将输入信号的频率除以小数的时钟分频器
带DSM的分数分频器 基于Delta-Sigma调制器的分数分频器
带累加器的分数N-PLL 基于累加器的分数阶锁相环频率合成器
分数阶N-PLL与Delta-Sigma调制器 基于delta-sigma调制器的分数N锁相环频率合成器
带双模预分频器的整数N锁相环 基于整数N-PLL结构的双模预分频频率合成器
带单模预分频器的整数N锁相环 基于整数N-PLL结构的单模预分频器频率合成器

话题

简单PLL模型的设计与评价

这个例子展示了如何使用参考体系结构设计一个简单的锁相环(PLL),并使用PLL测试台对其进行验证。

特色示例