文档

Vision HDL工具箱

为fpga和asic设计图像处理、视频和计算机视觉系统

Vision HDL Toolbox™为fpga和asic上的视觉系统的设计和实现提供像素流算法。它提供了一个设计框架,支持多种接口类型、帧大小和帧速率,包括高清(108金宝app0p)视频。工具箱中的图像处理、视频和计算机视觉算法使用适合HDL实现的体系结构。

工具箱算法旨在生成可读的,可合成的代码在VHDL和Verilog(与HDL编码器™)。生成的HDL代码可以实时处理1080p60。

工具箱功能可作为MATLAB获得®系统对象和Simulink金宝app®块。

开始

学习Vision HDL工具箱的基础知识

模型架构

建立了HDL视频系统设计模型

视频格式和接口

在基于帧的视频和像素流之间进行转换

高密度优化算法设计

选择用于流视频处理的块或系统对象

HDL代码生成与验证

使用HDL编码器生成HDL代码,并使用HDL验证器™加速或原型设计