Avnet RFSoC探险家

version 2.2.0 (94 MB) Avnet
连接到AMD-Xilinx UltraScale + RFSoC数据转换器。在MATLAB和Simulink中执行分析。金宝app部署与HDL编码算法。

1.5 k下载

更新2022年8月10

查看许可协议

使用MATLAB和Simulink连接AMD-Xilinx RFSoC金宝app
Avnet RFSoC Explorer®提供了一个可视化界面AMD-Xilinx Zynq®UltraScale +™使用MATLAB和Simulink RFSoC。金宝app直观的API允许编程控制所有RF-ADC和RF-DAC参数,信号生成、收购。系统设计师想要测试OTA信号可以使用Avnet RFSoC Explorer来控制射频前端卡支持流行AMD-Xilinx RFSoC评估板。金宝app设计师可以生成算法IP核在RFSoC平台上执行。
金宝app支持和文档
描述RFSoC性能
发展与AMD-Xilinx Zynq UltraScale + RFSoC首先描述数据转换子系统使用Avnet RFSoC Explorer。Avnet RFSoC Explorer允许您使用MATLAB和Simulink流符合标准的5 g, 金宝appLTE和自定义波形与硬件。
Avnet RFSoC Explorer系统图
与射频前端执行无线测试卡
Avnet RFSoC探险家 使OTA测试通过集成控制射频前端连接AMD-Xilinx Zynq UltraScale + RFSoC Gen1和Gen3评估板。探索整个信号链在LTE 1800 MHz乐队三19日和31日GHz之间和mmWave乐队。
金宝app支持平台RFSoC表征和在线旅行社测试:
很容易与API编写测试脚本,自动完成
快速编写脚本编程的方式控制所有RFSoC数据转换器参数和射频信号附加卡链。自动完成建议命令和参数来帮助你有效地使用API。
为自动化测试导入电子表格预设
使用电子表格导入能力(文件>打开)测序预设加载到Avnet RFSoC Explorer和运行全面的和可重复的测试套件。
部署为RFSoC HDL代码
当你进入算法开发, Avnet RFSoC Explorer支金宝app持高密度脂蛋白编码器™使 代的IP核能够融入RFSoC设备使用AMD-Xilinx Vivado®设计套件。
Avnet RFSoC Explorer HDL ZCU208编码器支架
金宝app支持平台HDL代码生成:
支持包你可以生成HD金宝appL代码和端口映射I / O和阿喜寄存器建立连接射频瓷砖和DDR内存,并从MATLAB交互式地控制FPGA设计。

引用作为

Avnet (2022)。Avnet RFSoC探险家(//www.tatmou.com/matlabcentral/fileexchange/73665-avnet-rfsoc-explorer), MATLAB中央文件交换。检索

MATLAB版本兼容性
创建R2022a
兼容R2021b R2022a
平台的兼容性
窗户 macOS Linux

社区寻宝

找到宝藏在MATLAB中央,发现社区如何帮助你!

开始狩猎!