反弹 | 播放系统的模型行为(HDL编码器) |
库仑和粘性摩擦 | 模型不连续性在零,与线性增益别处(HDL编码器) |
盲区 | 提供零输出区域(HDL编码器) |
死区动态 | 将绑定中的输入设置为零(HDL编码器) |
击球 | 检测交叉点(HDL编码器) |
中继 | 在两个常量之间切换输出(HDL编码器) |
饱和 | 限制信号范围(HDL编码器) |
饱和动力 | 绑定输入范围(HDL编码器) |
包装为零 | 如果输入高于阈值,则将输出设置为零(HDL编码器) |
延迟 | 通过固定或可变采样周期延迟输入信号(HDL编码器) |
离散冷冻过滤器 | 模型有限脉冲响应滤波器(HDL编码器) |
离散PID控制器 | 模拟离散时间PID控制器(HDL编码器) |
离散转移FCN. | 实现离散传递函数(HDL编码器) |
离散时间集成商 | 执行信号的离散时间集成或累积(HDL编码器) |
记忆 | 从上一时间步骤(HDL编码器)的输出输入 |
延迟延迟 | 延迟标量信号多个采样周期并输出延迟版本(HDL编码器) |
单位延迟 | 延迟信号一个采样周期(HDL编码器) |
单位延迟启用同步 | 当外部使能信号为真时,在一个采样周期延迟输入信号(HDL编码器) |
单位延时复位同步 | 当外部复位信号为假时,延迟输入信号一个采样周期(HDL编码器) |
单位延迟使能可复位同步 | 当外部使能信号为真,外部复位信号是假的一个采样周期的延迟输入信号是假的(HDL编码器) |
零阶持有 | 实现一个采样周期的零阶保持(HDL编码器) |
国家控制 | HDL代码生成的属性和限制 |
同步子系统 | 代表已经同步复位子系统,使行为(HDL编码器) |
启用同步子系统 | 表示具有同步重置和启用行为的启用子系统(HDL Coder) |
可重置同步子系统 | 代表已经同步复位子系统,使行为(HDL编码器) |
双端口RAM | 具有两个输出端口的双端口RAM(HDL编码器) |
双端口RAM系统 | 双端口RAM,具有两个输出端口和指定初始值的能力(HDL编码器) |
双速率双端口RAM | 支持两个费率的双端口RAM(HDL编码金宝app器) |
HDL FIFO | 首先存储输入样本序列,首先(FIFO)寄存器(HDL编码器) |
简单的双端口RAM | 具有单输出端口的双端口RAM(HDL编码器) |
简单的双端口RAM系统 | 双端口RAM,具有单输出端口和指定初始值的能力(HDL编码器) |
单端口RAM. | 单端口RAM (HDL编码器) |
单端口RAM系统 | 单端口RAM可以读取和写入内存位置,具有指定初始值的能力(HDL编码器) |
deserializer1d. | 将标量流或较小的向量转换为向量信号(HDL编码器) |
乘法累积 | 对输入执行乘法累积操作(HDL编码器) |
Multiply-Add | 多次添加HDL编码器的组合操作 |
serializer1d. | 将矢量信号转换为标量或更小的向量(HDL编码器) |
ABS. | 输入的输出绝对值(HDL编码器) |
添加 | 添加输入(HDL编码器) |
偏见 | 将偏差添加到输入(HDL编码器) |
划分 | 划分另一个输入(HDL编码器) |
获得 | 常量输入常量(HDL编码器) |
数学函数 | 执行数学函数(HDL编码器) |
米纳克斯 | 输出最小或最大输入值(HDL编码器) |
产品 | 乘法和划分标量和非卡拉斯或乘法和反转矩阵(HDL编码器) |
元素的产品 | 复制或反转一个标量输入,或折叠一个非卡尔输入(HDL编码器) |
关系运算符 | 在输入上执行指定的关系操作(HDL编码器) |
减去 | 添加或减去输入(HDL编码器) |
元素的总和 | 添加或减去输入(HDL编码器) |
三角函数 | 输入上指定的三角函数(HDL编码器) |
一元减去 | 否定输入(HDL编码器) |
数据类型转换 | 转换输入信号指定的数据类型(HDL编码器) |
离散冷冻过滤器 | 模型有限脉冲响应滤波器(HDL编码器) |
离散PID控制器 | 模拟离散时间PID控制器(HDL编码器) |
离散时间集成商 | 执行信号的离散时间集成或累积(HDL编码器) |
离散转移FCN. | 实现离散传递函数(HDL编码器) |
浮动定型 | 将浮点类型类型转换为无符号整数,反之亦然(HDL Coder) |
舍入功能 | 将舍入功能应用于信号(HDL编码器) |
标志 | 表示输入的迹象(HDL编码器) |
一些明确的 | 将存储整数的指定位设置为零(HDL编码器) |
位的毗连 | 将最多128个输入字连接成单个输出(HDL编码器) |
减少一些 | 并且,或者或xor对单位(HDL编码器)的所有输入信号比特的比特减少 |
位旋转 | 按比特位置旋转输入信号(HDL编码器) |
一点点 | 将存储整数的指定位设置为一个(HDL编码器) |
位移位 | 输入信号的逻辑或算术偏移(HDL编码器) |
钻头 | 从输入信号(HDL编码器)返回连续比特的字段 |
按位运算符 | 输入上指定位操作(HDL编码器) |
比较常数 | 确定信号如何与指定的常量进行比较(HDL编码器) |
比较零 | 确定信号如何与零(HDL编码器)进行比较 |
提取位 | 输入信号连续位的输出选择(HDL编码器) |
逻辑运营商 | 对输入执行指定的逻辑操作(HDL编码器) |
关系运算符 | 在输入上执行指定的关系操作(HDL编码器) |
转移算术 | 换档比特或信号的二进制点(HDL编码器) |
一维查找表 | 近似一维函数(HDL编码器) |
2-D查找表 | 近似二维功能(HDL编码器) |
余辉 | 使用利用四分之一波对称性的查找表方法实现定点余弦波(HDL编码器) |
余弦HDL优化 | 通过使用针对HDL代码生成优化的四分之一波对称的查找表方法来实现定点余弦波 |
直接查找表(N-D) | 在n维表中建立索引以检索元素、列或2维矩阵(HDL编码器) |
prelookup. | 使用PRELookup块(HDL编码器)计算插值的索引和分数 |
s | 使用用于季度波对称的查找表方法来实现定点正弦波(HDL编码器) |
正弦HDL优化 | 实行定点正弦为HDL代码生成优化的波 |
n-d查找表 | 近似n维功能(HDL编码器) |
获得 | 常量输入常量(HDL编码器) |
产品 | 乘法和划分标量和非卡拉斯或乘法和反转矩阵(HDL编码器) |
和 | 添加或减去输入(HDL编码器) |
划分 | 划分另一个输入(HDL编码器) |
添加 | 添加输入(HDL编码器) |
减去 | 添加或减去输入(HDL编码器) |
数学函数 | 执行数学函数(HDL编码器) |
HDL互惠版 | 用Newton-Raphson逼近方法(HDL编码器)计算互惠 |
三角函数 | 输入上指定的三角函数(HDL编码器) |
ABS. | 输入的输出绝对值(HDL编码器) |
标志 | 表示输入的迹象(HDL编码器) |
偏见 | 将偏差添加到输入(HDL编码器) |
米纳克斯 | 输出最小或最大输入值(HDL编码器) |
任务 | 分配值,以信号的指定的元素(HDL编码器) |
一元减去 | 否定输入(HDL编码器) |
点产品 | 生成两个向量的点产品(HDL编码器) |
元素的产品 | 复制或反转一个标量输入,或折叠一个非卡尔输入(HDL编码器) |
元素的总和 | 添加或减去输入(HDL编码器) |
SQRT. | 计算平方根,签名的平方根或平方根的往复式(HDL编码器) |
互惠SQRT. | 计算平方根,签名的平方根或平方根的往复式(HDL编码器) |
复杂Real-Imag | 输出实数和复数输入信号的虚数部分(HDL编码器) |
大小角度复杂 | 将幅度和/或相位角信号转换为复杂信号(HDL编码器) |
矢量加紧 | 相同数据类型的连接输入信号以创建连续输出信号(HDL编码器) |
矩阵连接 | 相同数据类型的连接输入信号以创建连续输出信号(HDL编码器) |
真实的东西到复杂 | 将真实和/或虚数输入转换为复杂信号(HDL编码器) |
重塑 | 改变信号的维度(HDL编码器) |
减少现实世界 | 减少一个(HDL编码器)的信号的真实世界价值 |
减量存储整数 | 减少一个(HDL编码器)的存储整数值 |
增量现实世界 | 通过一个(HDL编码器)增加信号的真实世界价值 |
增量存储整数 | 将信号存储的整数值增加一(HDL编码器) |
断言 | 检查信号是否为零(HDL编码器) |
检查动态差距 | 检查可能不同宽度的间隙是否发生在信号的幅度范围内(HDL编码器) |
检查动态范围 | 检查信号是否在随时间步长而变化的振幅范围内(HDL编码器) |
检查静态差距 | 检查信号的幅度范围(HDL编码器)中是否存在差距 |
检查静态范围 | 检查信号是否落在固定范围的幅度(HDL编码器)内部 |
检查离散渐变 | 检查离散信号连续样本间差值的绝对值小于上限(HDL编码器) |
检查动态下限 | 检查一个信号总是小于另一个信号(HDL编码器) |
检查动态上限 | 检查一个信号始终大于另一个信号(HDL编码器) |
检查输入分辨率 | 检查输入信号指定的分辨率(HDL编码器) |
检查静态下限 | 检查信号大于(或可选等于)静态下限(HDL编码器) |
检查静态上限 | 检查信号小于(或可选等于)静态上界(HDL编码器) |
DocBlock. | 创建文档,文档模型并使用模型保存文本(HDL编码器) |
模型信息 | 模型属性和模型中的文本(HDL编码器) |
向量的巴士 | 将虚拟总线转换为向量(HDL编码器) |
数据类型转换 | 转换输入信号指定的数据类型(HDL编码器) |
数据类型重复 | 强制所有输入到相同的数据类型(HDL编码器) |
数据类型传播 | 根据来自参考信号的信息设置传播信号的数据类型和缩放(HDL编码器) |
率转换 | 处理以不同的速率运行的块之间的数据传输(HDL编码器) |
信号转换 | 将信号转换为新类型而不改变信号值(HDL编码器) |
信号规格 | 指定所需的维度、样本时间、数据类型、数字类型和信号的其他属性(HDL Coder) |
总线分配 | 替换指定的总线元素(HDL编码器) |
公共汽车创造者 | 创建信号总线(HDL编码器) |
总线选择器 | 从传入总线(HDL编码器)选择信号 |
宣布 | 矢量信号的提取和输出元件(HDL编码器) |
从 | 从GOTO块(HDL编码器)接受输入 |
去 | 传递块输入到块(HDL编码器) |
索引向量 | 基于第一输入的值(HDL编码器)的不同输入之间切换输出 |
多端口交换机 | 多个块输入之间进行选择(HDL编码器) |
复用器 | 将若干输入信号组合到向量中(HDL编码器) |
选择器 | 从向量,矩阵或多维信号(HDL编码器)中选择输入元素 |
开关 | 基于第二输入的值的第一输入和第三输入端之间开关输出(HDL编码器) |
矢量加紧 | 相同数据类型的连接输入信号以创建连续输出信号(HDL编码器) |
展示 | 显示输入值(HDL编码器) |
浮动范围 | 在仿真期间生成的显示信号(HDL编码器) |
外港 | 为子系统或外部输出创建输出端口(HDL编码器) |
范围 | 在仿真期间生成的显示信号(HDL编码器) |
停止模拟 | 输入是非零(HDL编码器)时停止模拟 |
《终结者》 | 终止未连接的输出端口(HDL编码器) |
到文件 | 将数据写入文件(HDL编码器) |
到工作区 | 将数据写入MATLAB工作区(HDL编码器) |
XY图 | 使用MATLAB Figure Window(HDL编码器)显示信号的X-Y曲线图 |
触发到工作区 | 当触发时将输入样本写入MATLAB工作区(HDL编码器) |
持续的 | 生成常数值(HDL编码器) |
柜台自由运行 | 向上计数和指定的位数达到最大值之后溢出回零(HDL编码器) |
柜台有限 | 输出指定的上限(HDL编码器)后,计算并返回零 |
枚举常数 | 生成枚举常数值(HDL编码器) |
地面 | 地面未连接的输入端口(HDL编码器) |
HDL柜台 | 自由运行或数量限制硬件计数器(HDL编码器) |
inport. | 为子系统或外部输入创建输入端口(HDL编码器) |
卷积编码器 | 从二进制数据创建卷积代码(HDL编码器) |
通用CRC生成器HDL优化 | 生成CRC代码位并附加到输入数据,针对HDL代码生成进行了优化(HDL编码器) |
通用CRC综合征探测器HDL优化 | 使用CRC(HDL编码器)检测输入数据中的错误 |
整数输入RS编码器HDL优化 | 使用Reed-Solomon编码器(HDL编码器)进行编码数据 |
整数输出RS解码器HDL优化 | 使用里德-所罗门解码器(HDL编码器)解码数据 |
Viterbi解码器 | 使用Viterbi算法(HDL编码器)解码卷积编码的数据 |
直流阻拦 | 块DC组件(HDL编码器) |
凸起余弦接收过滤器 | 用提高余弦FIR滤波器(HDL编码器)对下采样信号进行脉冲整形 |
凸起余弦传输过滤器 | 用提高余弦FIR滤波器(HDL编码器)对上采样信号进行脉冲整形 |
卷积Deinterleaver | 还原是使用移位寄存器置换符号排序(HDL编码器) |
卷积交织 | 使用一组移位寄存器对输入符号进行置换(HDL编码器) |
一般多路复用的解交织器 | 使用指定延迟移位寄存器恢复符号顺序(HDL编码器) |
一般多路复用交织器 | 使用具有指定延迟的Shift寄存器集(HDL编码器)释放输入符号 |
BPSK解调器基带 | 解调BPSK调制数据(HDL编码器) |
BPSK调制器基带 | 使用二进制相移键控方法(HDL编码器)调制 |
M-PSK解调器基带 | 解调PSK调制的数据(HDL编码器) |
M-PSK调制器基带 | 使用m进制相移键控法进行调制(HDL编码器) |
QPSK解调器基带 | 解调QPSK调制数据(HDL编码器) |
QPSK调制器基带 | 使用四元相移键控方法(HDL编码器)调制 |
矩形QAM解调器基带 | 解调矩形 - QAM调制数据(HDL编码器) |
矩形QAM调制器基带 | 矩形正交幅度调制(HDL编码器) |
PN序列发生器 | 生成伪音序列(HDL编码器) |
星座图 | 输入信号显示的星座图(HDL编码器) |
眼图 | 显示多个调制信号(HDL编码器) |
错误率计算 | 计算误码率或输入数据的符号错误率(HDL编码器) |
替代筛选 | 模型双层IIR(SOS)过滤器(HDL编码器) |
CIC DECIMATION. | 使用级联集成器梳滤波器(HDL编码器)的大致信号 |
中投插值 | 使用级联积分梳状滤波器内插信号(HDL编码器) |
信道化HDL优化 | 多相滤波器组和快速傅立叶变换 - 针对HDL码生成进行了优化(HDL编码器) |
直流阻拦 | 块DC组件(HDL编码器) |
离散冷冻过滤器 | 模型有限脉冲响应滤波器(HDL编码器) |
离散FIR滤波器HDL优化 | 模型有限脉冲响应滤波器 - HDL优化(HDL编码器) |
冷绘制 | 滤波器和下部输入信号(HDL编码器) |
FIR插值 | 上采样和滤波输入信号(HDL编码器) |
FIR速率转换HDL优化 | 上采样,滤波和下采样输入HDL代码生成信号优化(HDL编码器) |
LMS过滤器 | 使用LMS自适应算法计算输出、误差和权重(HDL编码器) |
复杂到幅度角HDL优化 | 计算复杂信号的幅度和/或相角-使用CORDIC算法(HDL编码器)优化HDL代码生成 |
Downsample | 通过删除样品(HDL编码器)以较低速率重新取出输入 |
NCO | 生成真实或复杂的正弦信号(HDL编码器) |
NCO HDL优化 | 对于HDL代码生成生成实数或复数正弦信号优化(HDL编码器) |
重复 | 通过重复值以更高的速率重新采样输入(HDL编码器) |
样品, | 样本和保持输入信号(HDL编码器) |
upsample. | 通过插入零(HDL编码器)以更高的速率重新采用输入 |
将1-D转换为2-D. | 使用指定尺寸(HDL编码器)重塑1-D或2-D输入到2-D矩阵 |
数据类型转换 | 转换输入信号指定的数据类型(HDL编码器) |
坐标系转换 | 指定输出信号的采样模式(HDL编码器) |
多端口选择器 | 将输入行或列的任意子集分配到多个输出端口(HDL编码器) |
选择器 | 从向量,矩阵或多维信号(HDL编码器)中选择输入元素 |
变量选择器 | 从输入的行或列的子集选择(HDL编码器) |
展示 | 显示输入值(HDL编码器) |
矩阵观众 | 显示矩阵作为彩色图像(HDL编码器) |
频谱分析仪 | 时域信号的显示频谱(HDL编码器) |
时间范围 | 显示时域信号(HDL编码器) |
向量空间 | 显示时间域,频域或用户定义数据(HDL编码器)的矢量或矩阵 |
到工作区 | 将数据写入MATLAB工作区(HDL编码器) |
触发到工作区 | 当触发时将输入样本写入MATLAB工作区(HDL编码器) |
瀑布 | 随着时间的推移查看数据的载体(HDL编码器) |
持续的 | 生成常数值(HDL编码器) |
正弦波 | 生成连续或离散的正弦波(HDL编码器) |
最大 | 在输入或输入序列中找到最大值(HDL编码器) |
最低限度 | 在输入或输入序列中找到最小值(HDL编码器) |
FFT HDL优化 | 快速傅里叶变换 - 针对HDL代码生成进行了优化(HDL编码器) |
传输线HDL优化 | 反快速傅里叶变换优化的HDL代码生成(HDL编码器) |
色度重新采样器 | 下压或上表格色度组件(HDL编码器) |
颜色空间转换器 | 色彩空间之间转换颜色信息(HDL编码器) |
Demosaic Interpolator. | 从Bayer模式像素构建RGB像素数据(HDL编码器) |
边缘探测器 | 查找图像对象的边缘(HDL编码器) |
伽玛校正器 | 应用或删除伽玛校正(HDL编码器) |
查找表 | 使用自定义规则(HDL编码器)映射输入像素以输出像素 |
柱状图 | 频率分布(HDL编码器) |
图像数据 | 平均值、方差和标准偏差(HDL编码器) |
鸟瞰 | 将正面的相机图像转换为自上而下的视图(HDL编码器) |
行缓冲区 | 存储视频线并返回邻域像素(HDL编码器) |
ROI选择器 | 从像素流(HDL编码器)选择感兴趣区域(ROI) |
像素流对准器 | 对齐两个像素数据流(HDL编码器) |
测量时序 | 测量像素控制总线输入的定时(HDL编码器) |
双侧过滤器 | 2-D双侧滤波(HDL编码器) |
图像过滤器 | 2-D FIR滤波(HDL编码器) |
中值滤波器 | 2-D中位过滤(HDL编码器) |
关闭 | 二元像素数据的形态关闭(HDL编码器) |
扩张 | 二元像素数据的形态扩展(HDL编码器) |
侵蚀 | 二元像素数据(HDL编码器)的形态侵蚀 |
开放 | 二元像素数据(HDL编码器)的形态开放 |
灰度关闭 | 灰度像素数据的形态关闭(HDL编码器) |
灰度扩张 | 灰度像素数据的形态扩展(HDL编码器) |
灰度侵蚀 | 灰度像素数据的形态侵蚀(HDL编码器) |
灰度开放 | 灰度像素数据(HDL编码器)的形态开放 |
LTE卷积译码器 | 使用Viterbi算法(HDL编码器)解码卷积编码的样本 |
LTE卷积的编码器 | 使用尾标卷积算法(HDL编码器)编码二进制样本 |
LTE CRC解码器 | 使用校验和检测输入样本中的错误(HDL编码器) |
LTE CRC编码器 | 生成的校验和附加到输入采样流(HDL编码器) |
LTE Turbo解码器 | 解码Turbo编码的样本(HDL编码器) |
LTE Turbo Encoder. | 使用Turbo算法(HDL编码器)编码二进制样本 |
HDL Cosimulation. | 通过在HDL模拟器(HDL编码器)中执行的HDL模块实例通信,通过与HDL模块实例进行通信来实现硬件组件 |
VCD文件 | 生成值更改转储(VCD)文件(HDL编码器) |
HDL Cosimulation. | 通过在HDL模拟器(HDL编码器)中执行的HDL模块实例通信,通过与HDL模块实例进行通信来实现硬件组件 |
VCD文件 | 生成值更改转储(VCD)文件(HDL编码器) |