主要内容

可编程逻辑

为SoC应用程序的可编程逻辑(PL)或FPGA组件设计和开发定制硬件

分析仿真软件金宝app®模型,使用socModelAnalyzer功能用于估计模型中使用的资源,比较不同的体系结构,并了解设计折衷。使用socFunctionAnalyzer函数在MATLAB中分析资源®函数。

socModelAnalyzersocFunctionAnalyzer函数创建一个报告,详细说明Simulink模型或MATLAB函数中的操作数量。金宝app

使用报告中的信息:

  • 决定如何将算法划分为软件和硬件。

  • 优化硬件算法。

  • 优化软件算法。

  • 比较算法的不同实现,以便对设计选择做出明智的决定。

功能

socModelAnalyzer 估计操作的数量金宝app模型
socFunctionAnalyzer 估计操作的数量MATLAB函数
socAlgorithmAnalyzerReport 开放式算法分析报告
socExportReferenceDesign 为HDL工作流顾问导出自定义参考设计

工具

逻辑分析仪 可视化、测量和分析随时间变化的转换和状态

金宝app仿真软件配置参数

主题

FPGA模型中多ip的考虑

当您的FPGA模型包含多个块时,您需要使用HDL Coder™为其生成HDL,您必须使用连接器模型来连接您的块。

使用算法分析器报表

控件生成的报告的详细信息socModelAnalyzersocFunctionAnalyzer函数。

从SoC模型导出自定义参考设计

使用socExportReferenceDesign函数从SoC Blockset™模型导出自定义参考设计。

故障排除

未检测到FPGA或处理器模型时生成错误

不支金宝app持的模式在生成SoC设计时使用SoC建设者

特色的例子