混合信号块集
Progettazione e simulazione di sistemi alimici e bridi
混合信号BlockSet™Fornisce Modelli di Compancei E di Descki,Strumenti di分析e测试台Per La Progettaione E La Verifica di Circuiti Integatati(IC)Ibridi。
Potrai Modellare PLL,奥特里德·迪亚蒂·斯蒂利·斯蒂利A Altri Sistemi A Vari Livelli di Astrazione,Oltre Che Esplorare Un'ampia Serie Di Architetture DI IC。Potrai fallualizzare i Includelli Descneri来到IL Rumore,La非线性à丽拉Quantizzaione,每Poi Affinare La Descrizione Del Sistema Usando Una Metodologia Di Tipo自上而下。
Grazie Ai测试台Forniti,Potrai Verificare Le Prestazioni del Sistema e Migliorare Il Grado diFedeltàDellaModellazione枪械IL拟合Delle Carateristiche di Misurazione O Dei Risultati Delle Sivello Di电路。La Simulazione Rapida A Livello Di Sistema Svolta Grazie Ai Solutori 金宝appSimulink®Variabili同意Di eseSuire IL Debug Dell'Implementazione E Di Indemuare Fearuii Deli Del Progetto Prima Della Simulazione Dell'ic A Livello Del晶体管。
Con混合信号块集Potrai Simulare Componenti Ibridi Insieme AD Algoritmi DI DSP Completsi E Alla Logica di Controllo。Ne Risulta Che Sia Gli加入Alla Progettazione Della Parte Applimica Che Quelli addetti Alla Progettazione della Parte Digitale Potranno Lavorare Sulle Stisse Cirectiche eSeguibili。
Inizia Ora:
Progettazione di Pll.
Progetta e Simula dei锁相环(PLL)一个Livello di Sistema。Le Architetture Tipiche Compecon Comento PLL A N Into Con Prescaler A Modulo Singolo O Doppio,E PLL A N Fradionario Con Accumulatori O Modulatori Delta-Sigma。Verifica eVishingizza la Risposta Ad Anello Aperto E Ad Anello Chiuso del Tuo Progetto。
Progettaione di Adc
Progetta e Simula联合国Convertitore di dati Applico-digitale(ADC)一个Livello di Sistema,包括Discli Relativi Alla Quantizzaione e Alle Tempistiche。Le Architetture Tipiche Includono Gli ADC A转换Diretta(Flash)E Gli ADC Con Registro Ad Appossimazioni连续(SAR)。
Libreria degli Elementi Costruttivi
Progetta Il Tuo Sistema ISISTEMA COSTRUTTIVI来了,ASEMPIO,LE POMPE DI CARICA,I CLONTRII DI ANELLO,I COMPORATORI DI FASE E Arcerenza(PFD),GLI震动器Intraction in Tensione(VCO),我Divisori di频道e Fonti Di Contract迪坎普林。Potrai,Inoltre,Affinare I Modelli Applicii A UN Livello Di AstrazionePińBassoConSimscape Electrical™。
Imperfezioni legate ext tempistiche
Modella I Tempi di Salita E di Discesa,LaVelocitàdi Risoposta Finita E i ritardi temporali variabili nei tuoi cicli di反馈。Dopo Aver Modellato Gli Effetti Temporali,Potrai eseSuire删除Simulazioni Per Valutare LaStabilitàeItsparei Tempi di Brocco。
Rumore di Fase e抖动
Modella Il Jitter di Apertura opotti ADC E Secoverta Profili Arbitrari di Rumore di Fase Nel Dominio Della频率PLC。Visualizza gli Effetti孔图Mma是一个occhio。
试验台
Misura I Tempi di Blocco,IL Profilo del Rumore Di Fase e La Fromenza Operativa dei Pll,Poi Caratterizza Le Prestazioni dei Blocchi Costrutivi来I VCO,我PFD e Le Pompe di Carica。Misura Le Carateristiche di Ca e CC E IL Jitter di Apertura degli ADC。
Integleazione Con Gli Ambienti di simulazione degli Ic
Riutiilizza I Modelli Ibridi A Livello Di Sistema Nel Tuo Ambiente di Progettazione di Ic枪械La Cosimulazione对立Wensando UN Modulo SystemVerilog Con HDL Verifer™。Per La Parte Digitale Del Sistema Puoi Fileare联合国Codice HDL Sintetizzabile Con HDL Coder™。
Blocco线性电路向导
Comperaione Di Netlist Spice o Creare o Modificare Circuiti LineAli
prestazioni delle simulazioni
Simulazionipiùrapide grazie allamodalitàaceleratoredi simuli金宝appnk
Blocco时序测量
Misurazione delle Metriche Sultle Tempistiche来到IL赛季,La Francenza,Il Tempo di Salita,Il Tempo di Discesa,Il Ciclo di Lavoro E IL Ritardo
alloritmo per la misurazione del Rumore di Fase
Misurazione del Rumore di Fase Migliorata Grazie All'Uso Dello Zero-Crosing
Convertitore da digitale广告Applimico
介绍Del DAC A Traineri Pesati,Delle Misurazioni相对e Dei Blocchi di Test Bench
咨询le.注意di rilascioPer Ultoriori Informazioni Su Queste Carateristiche E Sulle Funzioni Corrispondenti。