无线HDL工具箱

Progettare E实现Sottosistemi di Comunicazione 5G E ASIC E SoC

无线HDL工具箱™ (precedentemente LTE HDL Toolbox™) fornisce blocchi e sottosistemi Simulink®per hardware pre-verificati, per lo sviluppo di applicazioni di comunicazione wireless personalizzate, basate su OFDM, 5G, LTE. Include applicazioni di riferimento, blocchi IP e gateway tra l’elaborazione frame-based e sample-based.

È possibile modificare le applicazioni di riferimento per integrarle nel proprio progetto. Le implementazioni HDL degli algoritmi del toolbox sono ottimizzate per un utilizzo efficiente delle risorse e delle prestazioni, per la prototipazione o la distribuzione nell’ambito della produzione su dispositivi FPGA, ASIC e SoC.

Gli algoritmi del toolbox sono progettati per generare codice leggibile e sintetizzabile in VHDL®e Verilog®(con HDL Coder™). Per i test over-the-air dei progetti personalizzati, basati su OFDM, 5G e LTE, è possibile connettere i modelli di trasmettitore e ricevitore ai dispositivi radio (con i pacchetti di supporto hardware di Communications Toolbox™).

Per iniziare:

Sotosistemi硬件Di Applicaioni di Riferimento

Integra Sotosistemi Predefiniti e Compatibili Con FPGA Per Migliorare L'Efficienza di Progettazione del Sistema。

Ricerca di Celle 5G新电台(NR)

Esegui La Sincronizzazione di segnali primari e stiteari(pss e sss)secondo lo标准5g nr con quareo sotosistema testato per l'硬件。包括每个La Verifica的UN Riferimento All'Algoritmo Matlab。

Ricerca di celle LTE, recupero di MIB e SIB1

Urilizza Questo Sottosistema每Rilevare e Demodulare Segnali EnodeB E每个Decodificare Le Infumazioni Master信息块(MIB)E系统信息块(SIB1)Da Urilitizzare Nella Tua Applicaione FPGA O ASIC。金宝appSupporta LeModalitàFdde TDD德è在Grado di Rilevare Segnali LTE Nell'Hardware在Tre Diversti Continenti。

Configurable OFDM Transmitter and Receiver

Transmit and receive data using orthogonal frequency division multiplexing (OFDM). Configure parameters, symbol modulation types, and code rates. Model and configure impairments such as additive Gaussian white noise (AWGN). It includes a MATLAB algorithm reference for verification.

来自示例F-OFDM发射器的波形频谱。

Blocchi IP 5G, LTE e wireless

Progetta Sottosistemi Di Comunicazione无线PiùReativeMateeCon Algoritmi在流媒体Compatibili Con L'Hardware。

Blocchi diProprietàIntelytuale(IP)5G NR

Progetta稍rapidamente applicazioni FPGA o ASIC5G NR utilizzando implementazioni compatibili con l’hardware degli algoritmi più diffusi. Modella e simula implementazioni hardware di algoritmi per la codifica e la decodifica del controllo di parità a bassa densità (LDPC), la codifica e la decodifica polare e la modulazione e la demodulazione di simboli insieme alle tue funzionalità personalizzate. Quindi, utilizza HDL Coder™ per generare RTL Verilog o VHDL sintetizzabile.

Configurazione del Blocco Decodificatore Polar NR OTTIMIZZZATO每个HDL。

Blocchi IP LTE

Modella e simula implementazioni hardware efficienti degli algoritmi, specifici per LTE, come encoder e decoder turbo, convoluzionali e CRC, nonché demodulatori OFDM. Quindi, utilizza HDL Coder per generare RTL Verilog o VHDL sintetizzabile per l’intero sottosistema.

Decoder CRC e turbo LTE ottimizzati per HDL con bus dei segnali di controllo.

Blocchi IP MultiStandard.

Utilizza blocchi costruttivi compatibili con l’hardware, come un decodificatore di Viterbi, un depuncturer e una FFT di dimensione variabile per la tua implementazione hardware di standard wireless, inclusi LTE, WLAN, trasmissione video digitale (DVB), WiMAX®e HiperLAN, nonché comunicazioni satellitari digitali.

Urilitizzo dei Blocchi Decodificatore Di Viterbi e Pupuncture Per Decodificare Camioniocificati Alle频率频率频率。

Esecuzione di verifica con il proprio riferimento 5G o LTE

基于Connetti Algoritmi帧的E Banchi Di Viva每Le Implientazioni Dell'Hardware DI流每UNA Verifica高效。

转换Tra Frame E Campioni

Converti forme d’onda frame-based da MATLAB®in un flusso di campioni con segnali di controllo per l’elaborazione nell’hardware. Quindi, converti l'output dell'hardware di streaming in frame per eseguire la verifica rispetto al tuo algoritmo di riferimento.

Conversione da frame a campione e generazione di segnali di controllo.

Cosimulazione HDL e FPGA

Utilizza HDL Verifier™ per verificare il tuo sottosistema hardware tramite simulazione RTL o su un kit di sviluppo FPGA collegato al tuo ambiente di test MATLAB o Simulink.

verifica basata sull’hardware di HDL Verifier.

" data-toggle="lightbox" class="fluid_link">

Collega il tuo prototipo FPGA a Simulink con laverifica basata sull’hardwareDI HDL验证程序。

Distribuzione FPGA, ASIC e SoC

Esesgui Facilmente IL瞄准Della Tua Implicaione无线全部恒星FPGA每il测试Con Segnali过空中Dal Vivo e Riutilizza Gli Stessi Modelli Per La Distribuzione Nell'ambito Della Produzione。

Distribuzione per la produzione

Utilizza HDL Coder per generare interfacce RTL e AXI di alta qualità, indipendenti dal target, partendo dai tuoi modelli di sottosistemi hardware.

Generazione di Codice Con Interfacce SoC互通。

Funzionionitàtexti.

Applicazione di riferimento di recupero del MIB per HDL su 5G NR

Implementazione di un sottosistema di recupero del blocco di informazioni master (MIB) su 5G NR sul proprio FPGA o ASIC

Applicazioni di riferimento per ricevitori e trasmettitori OFDM

Implementazione di un sistema di comunicazione wireless OFDM personalizzato sul proprio FPGA o ASIC

esempio di canale awgn

ElverigeAzione di Un Persoatore AWGN Su硬件Per Accelerare La Valutazione Delle Prestazioni del Tasso di Errore di bit(ber)dei sistemi di comunicazione无线

ESEMPIO DI AppareCchio Di Predistorsione Digitale

Moreazione di Unapenchio di Predistorsione diitoreorsione per correggere le nonlinearitàegli effetti di memoria procenienti dall'amplificatore di potenza

Blocco RS编码器

Codifica dei dati dei messaggi in parole in codice Reed-Solomon

Consulta lenote di rilascioPer Ultoriori Informazioni Su Queste Carateristiche E Sulle Funzioni Corrispondenti。