主要内容

カスタムIPコアレポ,ト

既定では,カスタムIPコアの生成時にHTMLカスタムIPコアレポ,トが生成されます。このレポ,トには,生成されたカスタムIPコアの動作と内容が記載されています。

概要

[概要]セクションには,カスタムIPコアの生成時点での設定が表示されます。

次の図は[概要]セクションの例を示しています。

目标接口配置

(目标接口配置)セクションでは,DUT端子のターゲットハードウェアインターフェイスへのマッピング方法と,プロセッサ/ FPGA同期モードを示しています。

次の図は[目标接口配置]セクションの例を示しています。

プロセッサ/ fpga同期モドの詳細は,プロセッサとfpgaの同期を参照してください。

タゲットプラットフォムンタフェスの詳細は,カスタムIP地址コアの生成を参照してください。

寄存器地址映射

(注册地址映射)セクションには,カスタムIPコアにあるAXI4-Liteバスにアクセス可能なレジスタのアドレスオフセット,および同じアドレスオフセットがあるCヘッダーファイルの名前が表示されます。

次の図は[注册地址映射]セクションの例を示しています。

钻头包装顺序

(有些包装顺序)セクションには,内部IOインターフェイス,外部IOインターフェイスおよび外部端子インターフェイスのベクトル入力とベクトル出力に関するデータパック順序の概要が含まれます。このセクションは,内部IO、外部IOおよび外部端子の端子幅が128ビット幅より大きい値に設定されている場合にのみ表示されます。

次の図は【钻头包装订单】セクションの例を示しています。

IP核用户指南

[IP核心用户指南]セクションには,システムアーキテクチャの概要,プロセッサとFPGAの同期モードの説明,組み込みシステム統合環境にIPコアを統合する手順が含まれます。

次の図はIPコアユザガドシステムアキテクチャの説明の例です。

次の図は,プロセッサ/ fpgaの同期の説明の例です。

DUTインターフェイスでベクトルデータ信号を使用する場合は,コードジェネレーターがAXI4インターフェイス間でベクトルデータを同期する方法を示すこのセクションがIPコアレポートに表示されます。

次の図は,Xilinx®プラットフォムの組み込みシステム統合環境でIPコアを統合する手順の例です。阿尔特拉®プラットフォームをターゲットにする場合,IPコアを阿尔特拉转换频率環境に統合する類似の手順がレポートに表示されます。

IP核文件列表

(IP核心文件列表)セクションには,カスタムIPコアを構成するファイルとファイルフォルダーの一覧が表示されます。

次の図はIPコアファescルリストの例です。

関連するトピック