Signal Integrity Toolbox

Signal Integrity Toolbox

고속 직렬 링크 및 병렬 링크를 시뮬레이션하고 분석할 수 있습니다.

직렬 링크 분석

Serial Link Designer 앱을 사용하여 멀티기가비트 직렬 링크의 종단간 사전 레이아웃 분석을 수행할 수 있습니다. IBIS-AMI 모델, PCB 트레이스, 비아, 커넥터를 사용하여 손실, 반사, 누화 등을 분석할 수 있습니다.

병렬 링크 분석

Parallel Link Designer 앱을 사용하여 고속 병렬 링크의 셋업 및 홀드 타이밍과 전압 마진을 파악할 수 있습니다. 병렬 인터페이스가 타이밍 및 신호 무결성 제약 조건을 준수하는지 분석할 수 있습니다.

표준 준수

PCIe, DDR, USB, 이더넷 및 기타 표준에 대한 40가지 이상의 키트를 사용하여 직렬 링크와 병렬 링크가 업계 표준을 준수하는지 확인할 수 있습니다.

설계 공간 탐색

파라미터와 채널을 스윕하여 실험계획법을 수행할 수 있습니다.Parallel Computing Toolbox™를 사용하여 대규모 분석의 속도를 높일 수 있습니다.

시뮬레이션을 위한 IBIS-AMI 모델

Signal Integrity Link를 사용하여 워크플로를 간소화하고 IBIS-AMI 모델을SerDes Toolbox™에서 직접 구축하고 가져올 수 있습니다. 또는 제3의 IC 회사가 제공하는 IBIS-AMI 모델을 사용하여 직렬 및 병렬 링크 성능을 분석할 수 있습니다.

사후 레이아웃 검증

RF PCB Toolbox™로 사후 레이아웃 신호 무결성 검증을 위해 PCB 도식을 가져오는 워크플로를 생성할 수 있습니다.

파형 시각화

Signal Integrity Viewer 앱을 사용하여 S-파라미터와 HSPICE 모델에서 파형 및 비교 플롯을 생성할 수 있습니다.

제품 리소스: