这个示例设计展示了一个从MATLAB浮点参考设计到支持HDL的Simulink模型的完整工作流。金宝app
主文档:https://wiki.analog.com/resources/eval/user-guides/ad-fmcomms2-ebz/software/matlab_bsp_modem
主要示例集成了由HDL-Coder生成的PHY和TUN/TAP接口,可以部署在基于ADRV9361-Z7035的PackRF原型开发套件上
要构建用于PackRF上部署的BOOT.BIN,请执行以下步骤:
1.下载链接的存储库
2.MATLAB发射
3.在MATLAB中导航到repo: cd(
4.添加路径:addpath(genpath('hdl_wa_bsp'))
5.安装BSP: AnalogDevices.install
6.导航到示例:cd('targeting_models/modem-qpsk');
7.向path: startup添加必要的库
8.配置HDL编译器:setupHDL
9.cd('FixedPoint/demo /ADI_DMA_TT')
10.构建HDL设计:HDL工作流
一旦工作流完成,将创建一个boot . bin文件,该文件将位于'hdl_prj/vivado_ip_prj/boot/'。复制此文件至SD卡根启动文件夹(https://wiki.analog.com/resources/tools-software/linux-software/zynq_images#preparing_the_image).
在PackRF上确保你完全更新。要做到这一点,首先要确保PackRF有一个互联网连接,然后从板运行:adi_update_tools.sh
模拟设备公司。系统开发组(2021年)。ADI PackRF QPSK调制解调器GitHub (https://github.com/analogdevicesinc/MathWorks_tools)。检索.