主要内容

信号完整性的工具箱

模拟和分析高速串行和并行链接

信号完整性的工具箱™提供功能和应用程序设计高速串行和并行链接。您可以生成实验覆盖多个参数,提取设计指标和可视化波形和结果。可以预测营运利润率和链接性能通过分析发射机,接收机和信道的交互。

统计工具箱支持兼容标准I金宝appBIS-AMI模型和时域仿真分析均衡和时钟恢复。您可以使用多端口描述信道参数数据,宜必思,HSPICE和分析模型。

信号完整性的工具箱允许您分析波形和眼图和测量通道质量而观察效果,如ISI,抖动和噪声。您可以分析信道在频域插入损耗、回波损耗、串扰,并验证符合行业标准包括IEEE 802.3, OIF,作为PCIe和DDR。

布局之前,您可以评估取舍和优化并行和串行链路成本、性能、可靠性和遵从性。然后您可以执行系统和相关的布线后的验证仿真结果与测量数据。

开始

学习基本的信号完整性的工具箱

串行连接设计

设计高速串行链路作为PCIe、USB、以太网

并行链接设计

设计并行DDR等链接

信号完整性包行业标准

实现行业标准应用程序(PCI、DDR CEI, USB和更多)使用预先包装好的信号完整性工具包