信号完整性工具箱

信号完整性工具箱

模拟和分析高速串行和并行链路

串行链路分析

使用串行链路设计器应用程序对多千兆串行链路进行端到端预布局分析。使用IBIS-AMI模型、PCB走线、过孔和连接器来分析损耗、反射、串扰等。

并联分析

使用并行链路设计器应用程序来确定设置和保持时间以及电压边缘的高速并行链路。分析并行接口是否符合时序和信号完整性约束。

标准的兼容性

通过使用PCIe, DDR, USB,以太网和其他标准的40多个可用的合规性套件之一,检查串行和并行链路是否符合行业标准。

设计空间探索

通过扫描参数和通道进行实验设计。使用并行计算工具箱加速大规模分析。

IBIS-AMI模拟模型

通过使用信号完整性链接直接从构建和导入IBIS-AMI模型来简化您的工作流程并行转换器工具箱™.或者,使用第三方IC公司提供的IBIS-AMI模型分析串并联链路性能。

布线后的验证

RF PCB工具箱™,创建工作流导入PCB原理图,用于布局后信号完整性验证。

波形可视化

使用信号完整性查看器应用程序从s参数和HSPICE模型创建波形和比较图。

产品资源: