利用SoC块集设计从FPGA到处理器的数据路径

在本系列视频中,您将通过一个示例演示如何使用SoC Blockset™设计数据路径。您将学习建模、模拟、分析和部署算法以及硬件和软件架构。

本视频中使用的示例是FPGA硬件逻辑和使用DDR内存的嵌入式处理器之间的设计数据路径。应用程序通常被划分为硬件逻辑和片上系统(SoC)设备上的嵌入式处理器之间,以满足吞吐量、延迟和处理需求。

学习设计和模拟由FPGA和处理器算法以及内存接口组成的整个应用程序。您将看到如何使用来自SoC Blockset的块来建模共享外部内存,以及如何使用SoC Blockset来测量来自内存缓冲区的不同形式的延迟和数据丢失。

通过使用模拟执行这些分析,您可以比仅使用硬件更好地了解设计。在实现硬件之前,您可以发现吞吐量损失、延迟和示例丢失等问题。

建模与仿真在部署到硬件之前,使用SoC Blockset使用FPGA、处理器算法和内存接口来设计和模拟应用程序。

Xilinx部署使用SoC Blockset将一个完整的硬件/软件应用程序部署到Xilinx ZC706开发板。