无线HDL工具箱
为FPGA,ASIC和SOC设计和实现5G和LTE通信子系统
无线HDL Toolbox™(以前的最LTE HDL Toolbox™)提供预先验证的硬件准备好模拟金宝app®块和用于开发5G,LTE子系统,和基于OFDM定制无线通信应用。它包括基准应用,IP块和帧 - 以及基于样本的处理之间的网关。
您可以修改参考应用程序以集成到您自己的设计中。工具箱算法的HDL实现是针对原型设计的有效资源使用和性能,或用于FPGA,ASIC和SOC设备的生产部署。
工具箱算法被设计以产生在VHDL可读,可合成代码®和verilog.®(与HDL编码器™)。对于5G,LTE和自定义基于OFDM的设计过度的空气检测,可以连接发射器和接收器模型,无线电设备(与通信工具箱™硬件支持包)。金宝app
入门:
5G创新无线电(NR)小区搜索和MIB恢复
根据使用此硬件验证的子系统的5G NR标准执行主信号和辅助信号(PSS和SSS)同步和主信息块(MIB)恢复。它包括用于验证的MATLAB算法参考。
LTE小区搜索,MIB,SIB1和恢复
使用此子系统检测和解调eNodeB信号并解码主信息块(MIB)和系统信息块(SIB1)信息,以用于您的FPGA或ASIC应用程序。它支持金宝appFDD和TDD模式,并已被证明在硬件中以检测三个不同的大陆上的LTE信号。
可配置的OFDM发射器和接收器
发射和接收使用正交频分复用(OFDM)的数据。配置参数,符号调制类型,编码率。模型和配置损伤如加性高斯白噪声(AWGN)。它包括用于验证的MATLAB算法参考。
5G NR知识产权(IP)块
设计5G NR FPGA或ASIC应用更快速地使用流行的算法,硬件验证的实现。模型和算法用于低密度奇偶校验(LDPC)编码和解码,极性编码和解码,以及码元的调制和解调与自定义功能模拟硬件实现,在一起。然后使用HDL编码器™产生综合的VHDL或Verilog RTL。
LTE IP块
模型和模拟LTE专用算法的高效硬件实现,如涡轮,卷积和CRC编码器和解码器以及OFDM解调器。然后使用HDL编码器为整个子系统生成合成的VHDL或Verilog RTL。
多标准IP块
使用硬件验证的积木,诸如数字预失真(DPD),维特比解码器,depuncturer,以及用于硬件实现的无线标准,包括5G NR,LTE,WLAN,数字视频广播可变大小的FFT(DVB),WIMAX®和Hiperlan以及数字卫星通信。
转换车架和样品之间
从MATLAB转换基于帧的波形®到的控制信号样本的在硬件处理的流。然后转换成流的硬件输出的帧进行验证对你的黄金参考算法。
MATLAB和Simu金宝applink验证实例和模板
了解如何使用您的5G工具箱™或LTE工具箱™算法和测试,以验证您的硬件实现。
HDL和FPGA Cosimulation
使用HDL Verifer™通过RTL仿真或连接到MATLAB或Simulink测试环境的FPGA开发套件上的硬件子系统验证您的硬件子系统。金宝app
软件定义的无线电(SDR)平台
通过下载来原型您的无线应用程序通讯工具箱™硬件支持包金宝app对于ZYNQ®SDR设置和使用目标流行SDR设备HDL编码器。