Vision HDL Toolbox™提供像素流算法,用于fpga和asic上的视觉系统的设计和实现。它提供了一个设计框架,支持一组不同的接口类型、帧大小和帧速率。金宝app工具箱中的图像处理、视频和计算机视觉算法使用适合于HDL实现的体系结构。
工具箱算法被设计成在VHDL中生成可读、可合成的代码®和Verilog®(高密度脂蛋白编码器™)。生成的HDL代码经fpga验证,适用于高达8k分辨率的帧大小和高帧率(HFR)视频。
工具箱功能可作为MATLAB®函数,系统对象和Simulink金宝app®块。
本教程展示如何使用Vision HDL Toolbox™块设计一个针对硬件的图像过滤器。
这个例子展示了如何在Simulink®中创建一个硬件目标设计,实现与MATLAB®参考设计相同的行为。金宝app
本教程展示如何使用Vision HDL Toolbox™对象设计一个针对硬件的图像过滤器。
这个示例演示了一个使用MATLAB Coder™加速像素流视频处理算法的工作流,并从设计中生成HDL代码。