文档帮助中心文档
当与HDL Coder™一起使用时,这些块实现了硬件友好的体系结构并支持HDL代码生成。金宝app这些块使用带有相关控制信号总线的流样本接口。
全部展开
设计并实现LTE接收机前端的采样率转换。该型号与无线HDL工具箱兼容™ 接收器参考应用程序,并支持使用HDL编码器生成HDL代码™.金宝app
滤波OFDM (F-OFDM)是在发射机进行IFFT后对符号进行滤波,以提高带宽,同时保持复符号的正交性。这个例子实现了一个用于HDL代码生成的发射机F-OFDM。这个例子展示了如何从MATLAB®参考模型到hdl优化的Simulink®模型。金宝app它包括从双精度类型到定点类型的转换,以及最大限度地减少FPGA上设计的资源使用。
使用单个FFT核心实现可变大小的FFT。
使用parsim并行化EbNo点的模拟,测量无线HDL工具箱™LTE Turbo Decoder块的误码率的工作流。该方法可用于加速其他蒙特卡罗模拟。
一个加性高斯白噪声(AWGN)生成器的实现,该生成器为HDL代码生成和硬件实现进行了优化。AWGN的硬件实现加速了基于AWGN信道的无线通信系统的性能评估。在本例中,Simulink®模型接受信噪比金宝app(SNR)值作为输入,并与有效信号一起生成高斯随机噪声。该示例支持信噪比输入范围金宝app从-20到31 dB,每步0.1 dB。
数字预失真器(DPD)模型的实现,该模型为HDL代码生成和硬件实现进行了优化。预失真机制分两个阶段执行。在第一阶段,根据功率放大器(PA)的输入和输出数据估计一组DPD系数。在第二阶段,根据估计的DPD系数对PA的输入数据进行预失真,作为PA的新输入。这个例子演示了一个系统级的仿真,其中数字预失真器子系统生成HDL代码,而DPD系数估计生成C/ c++代码。本示例模型仅支持普通和加速模拟模式。金宝app
使用通用CRC Generator HDL优化块根据5G NR标准对流数据进行编码。
设计分块交织器和分块反交织器,并利用这些分块在通信系统中实现交织和反交织。
实现一个WLAN时间和频率同步模型,该模型为HDL代码生成和硬件实现进行了优化。时间和频率同步是恢复无线局域网(WLAN)分组信息的关键步骤。
使用Simulink®块实现DVB-S2时间、频率和相位同步和PL报头恢复,该块为HDL代码生成和硬件实现进行了优化。金宝app
设计一个无线局域网(WLAN)接收器,可以从WLAN信号中恢复信号和数据场信息。本例中的金宝appSimulink®模型针对HDL代码生成和硬件实现进行了优化。
基于最小均方(LMS)的系数估计实现数字预失真器(DPD),并对其进行了优化,以实现HDL代码的生成和硬件实现。这个示例是对数字预失真器示例的HDL实现的扩展,用于在FPGA而不是在处理器上计算DPD系数。这个例子替换了C/ c++代码生成RPEM多项式系数估计HDL子系统实现了一个与HDL兼容的数字预失真器实例LMS系数估计器子系统。本示例支持Xilinx®Z金宝appynq®UltraScale™RFSoC ZCU111评估板的硬件友好接口,该评估板使用RF数据转换器。这个示例模型支持金宝app正常的和加速器模拟模式。有关DPD的详细信息,请参见自适应DPD设计。
RPEM多项式系数估计
LMS系数估计器
正常的
加速器
你点击一个链接对应于这个MATLAB命令:
通过在MATLAB命令窗口中输入命令来运行命令。Web浏览器不支持MATLAB命令。金宝app
选择一个网站,在那里获得翻译的内容,并看到当地的活动和优惠。根据您的位置,我们建议您选择:.
你也可以从以下列表中选择一个网站:
选择中国网站(中文或英文)以获得最佳网站性能。其他MathWorks国家站点没有针对您所在位置的访问进行优化。
与当地办事处联系