无线HDL工具箱™提供支持HDL代码生成的块。金宝app要从使用这些块的设计中生成HDL代码,您必须拥有HDL Coder许可证。HDL Coder还使您能够生成用于第三方HDL模拟器的脚本和测试台。
如果您有HDL验证器许可证,您可以使用FPGA在环(FIL)特性在FPGA板上对您的HDL设计进行原型化。FIL块为跨Simulink接口的流数据提供了效率改进金宝app®和FPGA板。HDL验证器还使您能够在第三方模拟器中与运行的HDL设计共同模拟Simulink模型。金宝app
在硬件上设计、原型和验证实用的无线通信系统,下载硬件支持包,例如金宝appXilinx的通信工具箱™支持包金宝app®Zynq®的电台.
查找支持的金宝app块,并在HDL中实现流接口。
从Simulink子系统生成HDL代码。金宝app
基于fpga的通信系统实时设计验证。
在HDL编码器™中生成HDL验证器协同仿真模型(高密度脂蛋白编码器)
这个例子展示了如何在HDL Coder中生成一个协同仿真模型,并将生成的HDL代码集成到HDL验证器™工作流中。
使用硬件支持包在基于Xilinx zynq的电路板上设计无线HDL工具箱原型。金宝app