文件帮助中心文件
与HDL编码器™使用时,这些模块实现硬件友好的架构和支持HDL代码生成。金宝app块使用一个流样品接口与相关的控制信号的总线。
全部展开
设计和实现对于LTE接收器前端采样速率转换。该模型与无线HDL工具箱™接收机参照的应用程序兼容,并支持HDL代码生成与HDL编码器™。金宝app
过滤OFDM(F-OFDM)发射机中的IFFT之后将滤波器应用于符号以提高带宽,同时保持复符号的正交性。此示例实现的发射机F-OFDM为HDL代码生成。该示例示出了如何从MATLAB®参考模型去一个HDL优化的Simulink模型。金宝app它包括:从双到定点类型转换,并最小化在FPGA上的资源使用的设计。
实现使用单个FFT芯可变大小的FFT。
工作流使用parsim并行跨越的EbNo点模拟测量无线HDL工具箱™LTE Turbo解码器块的BER。这种方法可以用来加速其他Monte Carlo模拟。
即对于HDL代码生成和硬件实现优化的加性高斯白噪声(AWGN)发生器的实施。AWGN的硬件实现加速使用AWGN信道的无线通信系统的性能的评价。在这个例子中,模型的Simulink接受信金宝app噪比(SNR)的值作为输入,并用有效信号沿产生高斯随机噪声。的示例支持SNR输入范围金宝app从-20到31分贝的步长0.1 dB。
即对于HDL代码生成和硬件实现优化的数字预失真器(DPD)模型的实现。预失真机制分两个阶段执行。在第一阶段中,一组DPD系数是基于所述功率放大器(PA)的输入和输出数据估计。在第二阶段中,所述PA的输入数据预失真基于所估计的DPD系数和作为新的输入到PA提供。该实施例证实,其中数字预失真器子系统产生HDL码的系统级仿真,而DPD系数估计产生C / C ++代码。这个例子模型只支持普通和加速器模拟模式金宝app。
使用常规CRC发生器HDL优化块用于根据所述5G NR标准编码的流数据。
设计块交织器和去交织器块块和实施交织和使用这些块的通信系统中去交织。
实现,其用于HDL代码生成和硬件实现优化的WLAN的时间和频率同步模型。时间和频率同步是恢复无线局域网(WLAN)数据包信息中的关键步骤。
次のmatlabコマンドコマンドにに対応するリンクがクリックされまし
コマンドをMATLABコマンドウィンドウに入力して実行してください名.webブラウザーはMATLABコマンドをサポートしていません。
选择一个网站,以便在可用的地方进行翻译的内容,并查看本地活动和优惠。根据您的位置,我们建议您选择:。
您还可以从以下列表中选择一个网站:
选择中国网站(以中文或英文)以获取最佳网站性能。其他MathWorks国家网站未优化您的位置。
联系您当地的办公室