- 您使用的是什么版本的HDL编码器和HDL验证者?
- 使用matlab仅工作流程,也可以在Simulink中复制吗?金宝app
- 你在使用Vivado吗?什么释放?
- 您是否专门针对了舍出的董事会?如果是这样的话是有用的
- 您是否使用MathWorks提供的参考设计或您拥有自己的建立吗?
- 你的平台是什么(Windows / Linux)?
- 什么样的JTAG电缆?
- 您有没有尝试过运费?你看到了同样的行为吗?
- 我相信我在这里错过了很少的人......
等待AXI写回复的超时。
19次观点(过去30天)
显示较旧的评论
通过JTAG路由成功运行HDLWA后,我在MATLAB中创建AXI Master对象,然后我尝试将内存写入特定寄存器,但我会出现错误:
H.WriteMemory(Hex2Dec('A4000100'),6)
使用fpgadebug_mex错误
等待AXI写回复的超时。MATLAB AXI主IP上的ARESETN信号卡在电源低。
hdlverifier.aximasterjtag / writememory错误
我不确定它是否是我在Vivado中的设置,这是不正确的,但会对此错误进行任何指导/帮助。
我正在使用R2020A与Vivado版本2018.2。Windows 10操作系统,模型内置于Simulink,我创建了自定义参金宝app考转义。我使用HDLWA创建适合更大设计的IP核心。JTAG是USB 2.0类型A to ty yed b,Boot Setting已更改以使用此配置。我在Simulink中使用Blining LED示例。金宝app
0评论
答案(2)
基兰克林利
20月30日
这是不充分的信息来回答这个问题。有人回答这个问题需要了解以下细节,最低限度诊断您所面临的问题。
6评论
nadatimuj.
于2021年2月25日
你好
@praneet kala.
谢谢你快速的回复。我不使用任何SD卡。My Kintex UltaScale Ku040板将通过载板Digilent USB-JTAG模块连接到My PC,Micro USB电缆。我用它来编程,也使用它来编写数据。我的板也没有任何SoC。我只是试图通过AXI Master写入内存映射从站寄存器。我正在附上我的项目以及街区设计的屏幕截图。您还可以下载我的项目:
https://drive.google.com/file/d/1m9cevr442vkihgpodfa4ux7h5vv2l/view?usp=sharing.
如果您可以建议任何真正有用的东西。我陷入了2天。
nadatimuj.
2021年2月26日
@praneet kala.
我的问题在这里得到解决:
https://forums.xilinx.com/t5/xilinx-evalizations/why-is-output-of-clock-wizard-tuck-to-zero/td-p/1211214
我的问题是,我没有使用水晶时钟。仅在MATLAB文档显示中使用CREATE_CLOCK。使用差分水晶时钟解决了我的问题。
谢谢你的帮助。