手动硬件设置
您可以使用FPGA-in-the-loop (FIL), FPGA数据捕获,通过以太网或AXI经理,JTAG, PCI Express®连接。一些FPGA板支持多种连接方法,一金宝app些董事会支持只有一个方法。选择设置说明基于连接方法您计划使用费尔模拟。
如果可能,使用引导设置。运行支持包设置或修改您金宝app的安装:
在MATLAB®家选项卡,环境部分中,选择帮助>检查更新。
更多关于引导设置,请参阅指导硬件设置。
步骤1。建立FPGA开发板
JTAG或以太网连接
确保董事会电源开关在这些设置步骤。
确保所有跳投在FPGA开发板出厂默认值的位置。
将交流电源线连接到电源插头。
电源适配器电缆插入FPGA开发板。
JTAG电缆连接到FPGA开发板和计算机。当你使用以太网为费尔模拟、JTAG FPGA电缆仍然需要计划。
如果您计划使用的以太网连接费尔仿真、FPGA开发板之间的交叉网线连接以太网适配器在您的计算机上。
打开电源开关在FPGA板上。
串行总线连接
确保董事会电源开关在这些设置步骤。
选择的最大数量PCI Express(作为PCIe)车道得到董事会的支持。金宝app参考用户手册的细节。
金宝app支持董事会 PCI Express安装 文档 DSP开发工具包,Stratix®第五版 设置三个开关(PCIE_PRSNT2nx1、x4的混合体)送回变光开关上。这个设置选择8-lane作为PCIe(默认设置)。 https://www.intel.com/content/www/us/en/下载188bet金宝搏products/details/fpga/development-kits/stratix/v-gs.html 强热带风暴®V GT FPGA开发工具包 设置两个开关(PCIe_x1 x4) SW3变光开关。这个设置选择4-lane作为PCIe(默认设置)。 https://www.intel.com/content/www/us/en/下载188bet金宝搏products/details/fpga/development-kits/cyclone/v-gt.html Kintex®7 KC705 设置跳线J32连接销5和6。这个设置选择8-lane作为PCIe(默认设置)。 https://www.xilinx.com/下载188bet金宝搏products/boards-and-kits/ek-k7-kc705-g.html Virtex®7 VC707 设置跳线J49连接销5和6。这个设置选择8-lane作为PCIe (不默认设置)。 https://www.xilinx.com/下载188bet金宝搏products/boards-and-kits/ek-v7-vc707-g.html 关掉主机电脑。
FPGA开发板安装在一个PCI Express插槽内主机电脑。
在Xilinx®板,外部电源插入墙上的插座。然后把电源适配器电缆插到FPGA开发板。
英特尔®董事会不使用外部电源。
JTAG电缆连接到FPGA开发板和计算机。当你使用PCI Express费尔模拟、JTAG FPGA电缆仍然需要计划。
打开电源开关在FPGA板上。
启动主机。
步骤2。建立板连接
高密度脂蛋白校验™假定只有一个下载电缆连接到主机,和FPGA编程软件可以自动检测连接。如果没有,使用FPGA编程软件编程你的FPGA与正确的选项。
JTAG连接
以太网连接
按照下列指示来设置一个千兆以太网网络适配器费尔仿真的在您的计算机上。
串行总线连接
通过串行总线连接费尔只支持64位Windows金宝app®操作系统。
安装的PCI Express司机板使用FPGA板支持包安装程序。金宝app
你计划你的FPGA开发板后,重启你的电脑。操作系统自动检测新的串行总线连接。参见“步骤9:集成和模拟”>“加载到FPGA编程文件”>“串行总线连接”块生成与费尔向导或系统对象生成与费尔向导。