HDL验证者的Microsemi FPGA金宝app董事会支持

使用FPGA-IN-IN-IN-IN-IN-IN-IN-IN-IN-IN-the-limosemi FPGA上调试和测试HDL代码

      功能和功能

      HDL Verifier™自动验证Microsemi上的HDL代码®FPGA板通过启用fpga-in-in-the-in-the-in-the-in-the-in-the-in-the-in-the-in-the-in-in-in-in-in-in-in-in-in-in-in-in-in-in-in-in-in-in-in-in-in-in-in-in-in-in-in-in-in-in-in-in-in-nim仿真。FIL模拟有助于确保MATLAB®算法或Simulink金宝app®设计在现实世界中的表现如预期的,增强了对硅实施的信心。

      MATLAB算法或Simulink模型用于驱动F金宝appPGA输入刺激并分析FPGA的输出。

      通过FIL测试,您可以以FPGA速度验证设计,使您能够运行更广泛的测试用例并在设计上执行回归测试。

      与HDL Coder一起使用时,您可以使用HDL Workflow Advisor生成用于Simulink的FIL模型,并为Microsemi FPGA生成FPGA编程文件。金宝app

      HDL验证者支持以下微观F金宝appPGA板的FIL模拟:

      微膜使用要求有关Microsemi Libero的支持版金宝app本的信息®SOC软件。

      HDL验证仪可在Microsemi Polarfire,RTG4和SmartFusion2开发套件上提供FPGA-IN-IN-IN-IN-IN-IN-in-in-in-in-in-the-loop验证。

      平台和发布支持金宝app

      看到硬件支持软件包系统金宝app需求表对于当前和先验版本,发布和平台可用性。

      查看增强功能和错误修复发行说明