无线HDL工具箱
概念和implémentation de sous-systèmes de通信5G和LTE倒FPGA, ASIC和SoC
无线HDL工具箱™(古老的LTE HDL工具箱™)提出了des块和des sous-systèmes Simulink金宝app®prêts pour une implémentation硬件et éprouvés pour le développement d'applications personnalisées basées sur les标准5G, LTE和OFDM。无线HDL工具箱™可理解référence的应用程序,des块IP和passerelles entres的特点basés在des框架和des échantillons。
你们可以修改référence在intégrer的应用中在你的设计中。Les implémentations HDL des算法的工具箱optimisées在性能和资源利用方面的原型和déploiement在生产方面的systèmes FPGA, ASIC和SoC。
Les算法的工具箱在été conçus倒générer代码可见,synthétisable在VHDL®et Verilog®(用高密度脂蛋白编码器™)。Pour les测试OTA(无线)des设计personnalisés 5G, LTE和OFDM,您可以使用连接vos modèles d ' émetteur和récepteur à des dispositifs无线电(à l'aide des硬件支持包de Communications Toolbox™)。金宝app
在知道加上:
Recherche de cellule 5G NR(新电台)
使用sous-système éprouvé硬件为同步的第一和第二信号(PSS和SSS)的标准5G NR。我理解一个算法的MATLAB référence pour la vérification。
研究LTE, récupération des blocs MIB et SIB1
Utilisez ce sous-système pour détecter et démoduler les signaux eNodeB et pour décoder les blocs MIB (Master Information Block) et SIB1 (System Information Block) à utiliser dans votre application FPGA或ASIC。Ce sous-système支金宝app持的模式FDD和TDD,及儿子efficacité à détecter信号LTE在三大洲différents一个été prouvée sur du硬件。
Transmetteur et récepteur OFDM配置
Transmettez和接收données使用的多路复用répartition正交de la fréquence (OFDM)。配置paramètres,符号和代码的调制类型。Modélisez et configurez des perfection comme le bruit additif blanc gasien (AWGN)。我理解一个算法的MATLAB référence pour la vérification。
propriété智能化(IP) 5G NR
Tirez利润des Impluemations硬件éprouvéesd'算法大量répanduspactacélérersla概念d'application 5g Nr sur fpga ou Asic。Modélisezet simulez les impluements硬件d'algorithmes pour Le Codage /DécodageLDPC(Contrôledavaitédevenibledenité),Le Codage /DécodageGoleaireet La调制/Démodulationsdemomandes,enCompancémentVosFonctionnalitésSupannalisées。UtiliseSZ elsuite HDL Coder™POULGÉNÉRERDUCODETRTL VHDL OU VerilogSynthéTisable。
Blocs IP LTE.
Modélisez et simules des implémentations硬件算法LTE spécifiques, comme les codeurs et décodeurs Turbo, convolutifs et CRC, ou encore les démodulateurs OFDM。Utilisez ensuite HDL Coder pour générer du code RTL VHDL ou Verilog synthétisable pour votre sous-système。
集团IP多重标准
利用基础éprouvés在硬件上,通过décodeur维特比,un dépoinçonneur和一个FFT à为你提供的变量implémentation硬件的标准télécommunications,说明LTE, WLAN, DVB(数字视频广播),WiMAX®和HiperLAN,因为通信卫星numériques。
转换中心trame et échantillons
在basées的形式的转换在MATLAB问题上®在échantillons的流量下,contrôle的信号为新硬件的特点。Convertissez ensuite流硬件trames pour la vérification par rapport à votre算法的référence。
示例等modèles de vérification MATLAB et Simulink金宝app
Découvrez评论utiliser vos算法和测试développés avec 5G工具箱™ou LTE工具箱™pour vérifier votre implémentation硬件。
协同仿真HDL和FPGA
Utilisez HDL Verifier™pour vérifier votre sous-système硬件通过la仿真RTL ou sur un kit的développement FPGA connecté à votre环境的测试MATLAB和Simulink。金宝app
无线电逻辑平台(SDR)
原型投票应用téléchargeantdes硬件支持包de Co金宝appmmunications Toolbox™倒Zynq®特别提款权,在配置和配置的过程中,特别提款权加上普通提款权高密度脂蛋白编码器™。
Deploiement在生产
Utilisez HDL Coder pour générer des接口RTL和AXI de haute qualité, indépendantes de la cible, à partir de vos modèles de sous-systèmes硬件。