使用MATLAB AXI Master IP在FPGA设计中访问MATLAB的板载存储位置和Aximaster.
目的。该对象通过JTAG,Ethernet或PCIe接口连接到IP,并使从MATLAB命令行中读取和写入命令以从MATLAB命令行中的从存储位置。
setupaximasterforvivado. |
添加AXI Master IP路径Vivado项目 |
ReadMemory. |
读取AXI4内存映射从站的数据 |
Writememory. |
将数据写入AXI4内存映射的从站 |
释放 |
释放JTAG或以太网电缆资源 |
CopyImageTohostsdcardpath. |
将特定于板的SD卡图像文件复制到主机SD卡位置 |
loadimagetotargetsdcardpath. |
将特定于板的SD卡图像文件加载到目标SOC设备SD卡位置 |
loadbitstream. |
加载自定义FPGA比特流及其对应的DTB文件到目标SOC设备 |
Aximaster. |
从FPGA板上读取和写入内存位置马铃薯 |
AXI Master阅读 | 读取FPGA板上的内存位置金宝app |
Axi Master写道 | 在FPGA板上写入内存位置金宝app |
用于从Matlab或Simulink访问FPGA板上的内存映射位置的高级步骤金宝app®。
将以太网MATLAB集成为AXI Master。
以太网MATLAB作为Xilinx Zynq SoC设备的Axi Master
将以太网MATLAB配置为Xilinx Zynq SoC设备的Axi Master。
PCI Express Matlab作为Axi Master
通过PCI Express集成和配置MATLAB作为AXI Master IP。
从Simulink访问FPGA板上的内存映射位置。金宝app
使用Vivado Simulator模拟MATLAB作为AXI主机。