无线HDL工具箱

FPGA、ASIC、およびSoCをターゲットとした5 gおよびLTE通信サブシステムの設計および実装

无线HDL Toolbox™(旧旧:LTE HDL Toolbox™)は,5g,lte,およびカスタムのofdmをベースとし无无无た无アプリケーションを开启するため,検证済みかつハードウェアののsimulink金宝app®ブロックブロックおよびサブシステムを提供しししには,リファレンスリファレンス,ipブロック,およびフレームベースとサンプルのインタフェースが含まれます。

リファレンスリファレンスアプリケーションは変更しててことの设计にツール能能能能ツールアルゴリズム能能されるアルゴリズムのことによりされるれるアルゴリズムのことにより提供されるアルゴリズムのの能提供されるアルゴリズムのの能はれるのののの的リソースののののの的的的リソースのの使使的的リソースリソースの使使使的的リソースののの使使的リソースリソースのの使使使的的リソースのの使使使的リソースリソースのの使使使的リソースリソースのの使ででプロトタイピングまたはタイピング向け向け最适最适れいます。

ツールツールボックスにより提供さされるアルゴリズム,可致の,管理合成が可能なvhdl®およびverilog.®コードを生成するように設計されています(HDL编码器を使用)。5 g LTE,およびカスタムのOFDMベースの設計の実信号テスト向けに,送信機モデルおよび受信機モデルを無線デバイスに接続することができます(通信工具箱™ハードウェアサポートパッケージを使用)。

詳細を見る:

リファレンスアプリケーションハードウェアサブシステム

あらかじめ用意れてfpga上行动作确认済のサブをを统しシステム设计をを高度

5G新电台(NR)セルサーチ

このこの実证済みのシステム使使,5g nr基极に従って信号と信号(pssおよびsss)の同を実しし。

LTEセルサーチ,mib复调,sib1复调

このこのサブシステム,eNodeb信号を検出しししししし,マスターマスターicitichブロック(mib)とと情iciticalブロック(sib1)のの料をfpgaもしくはASICアプリケーション上で码化するため使し.fddとtddのモードをサポートして,ハードウェアでlte信号を検出を3大厦で実证済みですです。

设定可能なOFDM诚信机およびおよび信机

直交周波数分割多重(OFDM)を使用してデータを送受信します。パラメーター,シンボル変調のタイプ,符号化率を設定します。加法性ホワイトガウスノイズ(AWGN)などの障害をモデル化および設定します。検証用のMATLABアルゴリズムリファレンスが含まれています。

サンプルのF-OFDM送信機の波形スペクトル

5G,LTEおよびおよび线IPブロック

ハードウェア実証済みのストリーミングアルゴリズムを使用すれば,無線通信サブシステムの設計期間を短縮できます。

5 g NR IPブロック

ハードウェアで実证済みの一道的なアルゴリズムのの装を使し,5g nr fpgaまたはasiCアプリケーションアプリケーション设计を迅速し。カスタム机能とて,低低密度パリティ(LDPC)。ポーラ议号化と复号化,シンボルの変调とのためアルゴリズムののハードウェア実ますをモデル,HDL编码器™をを使てまたはまたは使使しまたはまたはまたはなvhdlまたはverilogのrlを生成します。

高密度脂蛋白最適化NR极地デコーダーブロックの設定

LTEのIPブロック

LTE固固アルゴリズムの的なな套装(ターボ,畳み込み,crcの编号器材や号器,OFDM助器など)をを化,シミュレーションします。そのその,HDL编码器をを使,サブサブ全で。应当合成可致vhdlまたはVerilogのrtlを生成し。

HDL向け向けに最适最适最适されれたたターボ号器材CRC编号器材と信号バス

マルチスタンダードのIPブロック

ビタビ復号器,デパンクチャ部,可変サイズのFFTなど,ハードウェア実証済みのブロックを使用して無線規格のハードウェア実装が可能です。LTE, WLAN,デジタルビデオ放送(DVB), WiMAX®,hiperlanのの,デジタル卫星通信にも対応ています。

デパンクチャ部とビタビ复号器材ののをををし,WLANのの码化学でで符化されの码化

5gまたはlteのゴールデンリファレンスををた検证

ストリーミングストリーミング装配にフレームベースのアルゴリズムとベンチを接続することで效率検证がががががが可口です。

フレームとサンプルの変換

ハードウェアハードウェアの定理用来信号を信号しし,matlab®。

フレームからサンプルへの変換と制御信号の生成

matlabおよびsi金宝appmulinkによる検证例とテンプレート

5G Toolbox™またはLTE Toolbox™ののとテストを使しハードウェアハードウェア装ををハードウェア検证するするするををていいを说するていい

HDLとFPGAのコシミュレーション

HDL VERIFICER™を实用し,matlabまたはsi金宝appmulinkテスト环境接続されたrtlシミュレーションまたはfpga开放キットをしてハードウェアシステムを検证ますしますますますますますますますますますます。

ハードウェアベースの検証によって FPGA のプロトタイプを Simulink に接続します。

" data-toggle="lightbox" class="fluid_link">

HDL验证者ハードウェアベースの検証によってFPGAのプロトタイプを仿真软金宝app件に接続します。

FPGA,ASIC,およびSOCへの装配

実信号でテストするため,无无アプリケーションを容易にfpgaハードウェアにに装でき,同じ同じを流量下降のため再利用できます。

ソフトウェアソフトウェア线(SDR)プラットフォーム

Zynq.®SDR用作Communications Toolbox™ハードウェアサポートパッケージをダウンロードして,无线アプリケーションのプロトタイプを作用成,HDL编码器を使用して一般的なsdrデバイスをセットアップしターゲットターゲットします。

装备への衣服

HDL编码器をを使て,ハードウェアハードウェアサブシステムモデルからターゲットに依存高品质のrtlおよびaxiインターフェイスを生成できます。

SoCインターコネクトインターフェイスを含むコード生成