无线HDL工具箱

FPGA,ASIC,および的SoCをターゲットとした5GおよびLTE通信サブシステムの设计および実装

无线HDL工具箱™(旧称:LTE HDL工具箱™)は,5 g LTE,およびカスタムのOFDMをベースとした無線通信アプリケーションを開発するための,検証済みかつハードウェア対応の仿真软件金宝app®ブロックおよびサブシステムを提供します。これには,リファレンスアプリケーション,IPブロック,およびフレームベースとサンプルベースの変換用インタフェースが含まれます。

リファレンスアプリケーションは変更して独自の設計に統合することが可能です。ツールボックスにより提供されるアルゴリズムのHDL実装は,効率的なリソースの使用とパフォーマンスを実現できるように,FPGA、ASIC,およびSoCデバイスでのプロトタイピングまたは量産展開向けに最適化されています。

ツールボックスにより提供されるアルゴリズムは,可読性のある,論理合成が可能な硬件描述语言(VHDL)®およびVerilog®コードを生成するように设计されています(HDL编码器を使用).5G,LTE,およびカスタムのOFDMベースの设计の実信号テスト向けに,送信机モデルおよび受信机モデルを无线デバイスに接続することができます(通讯工具箱™ハードウェアサポートパッケージを使用)。

详细を见る:

リファレンスアプリケーションハードウェアサブシステム

あらかじめ用意されているFPGA上で動作確認済のサブシステムを統合してシステム設計効率を高めることができます。

5 g的新收音机(NR)セルサーチ

このハードウェア実証済みのサブシステムを使用し,5 g NR基準に従ってプライマリ信号とセカンダリ信号(PSSおよびSSS)の同期を実行します。検証用のMATLABアルゴリズムリファレンスが含まれています。

LTEセルサーチ,MIB復調,SIB1復調

このサブシステムは,eNodeB信号を検出して復調し,マスター情報ブロック(MIB)とシステム情報ブロック(SIB1)の情報をFPGAもしくはASICアプリケーション上で復号化するために使用します。FDDとTDDのモードをサポートしており,ハードウェアでLTE信号を検出できることを3大陸で実証済みです。

設定可能なOFDM送信機および受信機

直交周波数分割多重(OFDM)を使用してデータを送受信します。パラメーター,シンボル変调のタイプ,符号化率を设定します。加法性ホワイトガウスノイズ(AWGN)などの障害をモデル化および设定します。検证用のMATLABアルゴリズムリファレンスが含まれています。

サンプルのF-OFDM送信机の波形スペクトル

5 g LTEおよび無線IPブロック

ハードウェア実证済みのストリーミングアルゴリズムを使用すれば,无线通信サブシステムの设计期间を短缩できます。

5G NR IPブロック

ハードウェアで実証済みの一般的なアルゴリズムの実装を使用して,5 g NR FPGAまたはASICアプリケーションの設計を迅速化します。カスタム機能とあわせて,低密度パリティチェック(LDPC)の符号化と復号化,ポーラ符号化と復号化,シンボルの変調と復調のためのアルゴリズムのハードウェア実装をモデル化およびシミュレーションします。その後,高密度脂蛋白编码器™を使用して論理合成可能な硬件描述语言(VHDL)またはVerilogのRTLを生成します。

HDL最适化NR极地デコーダーブロックの设定

LTEのIPブロック

LTE固有のアルゴリズムの効率的なハードウェア実装(ターボ,畳み込み,CRCの符号器や復号器,OFDM復調器など)をモデル化し,シミュレーションします。その後,高密度脂蛋白编码器を使用して,サブシステム全体で論理合成可能な硬件描述语言(VHDL)またはVerilogのRTLを生成します。

高密度脂蛋白向けに最適化されたLTEターボ復号器およびCRC復号器と制御信号バス

マルチスタンダードのIPブロック

ビタビ复号器,デパンクチャ部,可変サイズのFFTなど,ハードウェア実证済みのブロックを使用して无线规格のハードウェア実装が可能です.LTE,WLAN,デジタルビデオ放送(DVB),WiMAX的®, HiperLANのほか,デジタル衛星通信にも対応しています。

デパンクチャ部とビタビ復号器のブロックを使用した,WLANの符号化率で符号化されたサンプルの復号化

5 gまたはLTEのゴールデンリファレンスを使用した検証

ストリーミングハードウェア実装にフレームベースのアルゴリズムとテストベンチを接続することで効率的な検証が可能です。

フレームとサンプルの変换

ハードウェア内の処理用のコントロール信号を使用して,MATLAB®により生成されたフレームベースの波形を,サンプルベースのストリームに変換します。その後,ストリーミングのハードウェア出力をフレームに変換して,ゴールデンリファレンスアルゴリズムに対して検証できるようにします。

フレームからサンプルへの変换と制御信号の生成

MATLABおよび仿真金宝app软件による検証例とテンプレート

5 g工具箱™またはLTE工具箱™のアルゴリズムとテストを使用してハードウェア実装を検証する方法を説明しています。

高密度脂蛋白とFPGAのコシミュレーション

高密度脂蛋白校验™を使用し,MATLABまたは仿真软件テスト金宝app環境に接続されたRTLシミュレーションまたはFPGA開発キットを使用してハードウェアサブシステムを検証します。

ハードウェアベースの検証によって FPGA のプロトタイプを Simulink に接続します。

" data-toggle="lightbox" class="fluid_link">

高密度脂蛋白验证器ハードウェアベースの検证によってFPGAのプロトタイプをSim金宝appulink中に接続します。

FPGA、ASIC、およびSoCへの実装

実信号でテストするために,無線アプリケーションを容易にFPGAハードウェアに実装でき,同じモデルを量産展開のために再利用できます。

ソフトウェア無線(SDR)プラットフォーム

Zynq®特别提款权用の通信工具箱™ハードウェアサポートパッケージをダウンロードして,無線アプリケーションのプロトタイプを作成し,高密度脂蛋白编码器特别提款权を使用して一般的なデバイスをセットアップしてターゲットにします。

製品への実装

高密度脂蛋白编码器を使用して,ハードウェアサブシステムモデルからターゲットに依存しない高品質のRTLおよびAXIインターフェイスを生成できます。

SoC的インターコネクトインターフェイスを含むコード生成