用于FPGA、ASIC和SoC开发的MATLAB

自动执行您的工作流程 - 从算法开发到硬件设计和验证

领域专家和硬件工程师使用MATLAB®和仿真软金宝app件®开发原型和生产应用程序,以部署在FPGA、ASIC和SoC设备上。

使用Matlab和Simulin金宝appk,您可以:

  • 在抽象的高层对数字、模拟和软件进行建模和模拟
  • 使用自动引导转换为定点,或为任何目标设备生成本机浮点操作
  • 通过对内存、总线和I/O进行建模,分析硬件和软件架构
  • 生成优化的、可读的和可跟踪的VHDL®或者verilog.®用于在数字逻辑中实现
  • 生成处理器优化的C / C ++代码以定位嵌入式处理器
  • 验证算法在HDL模拟器或连接到MATLAB或Simulink测试台的FPGA或SoC设备上运行金宝app

“通过基于模型的设计,我们可以先验证我们的算法和系统功能,适应规格更换更快,并评估更多的设计替代方案,而不是传统的设计流程。基于模型的设计有助于弥合算法专家和RTL工程师之间的差距。“

Mamoru Kamiya,瑞萨系统设计

了解如何使用matlab和simulink:金宝app

FPGA原型设计

使用MATLAB和Simulink开发、部署和调试原型。金宝app

FPGA, ASIC,和SoC生产设计和验证

具有硬件架构的优化算法,并使用Matlab和Simulink生成代码和验证模型。金宝app

HDL代码生成入门

探索FPGA、ASIC和SoC开发示例、视频和教程。