锁相环

设计并模拟模拟锁相环系统

从基本的基础模块或参考体系结构家族开始设计锁相环系统。模拟和分析锁相环系统,以验证关键性能指标,直到您满足系统规格。

您可以从提供每个基础块的规范和缺陷开始,并将这些块连接到建模不同的PLL架构模型(自底向上的方法)。或者,您可以从典型PLL架构的完整系统级模型开始,并自定义这些模型,直到满足您的系统规范(自顶向下方法)。

使用测量和Testbenches在整个设计过程中,验证规格块和整个系统中存在的缺陷。

全部展开

电荷泵 输出电流与两个输入端口的占空比之差成比例
循环过滤 模型二,三,四阶无源环路滤波器
PFD 相位/频率检测器,比较两个信号之间的相位和频率
VCO 模型压控振荡器
单一模量预定标器 整数时钟分频器,分输入信号的频率
双模量预定标器 具有两个分频比的整数时钟分频器
带累加器的分式时钟分频器 将输入信号的频率除以分数的时钟分频器
带有DSM的分数时钟分频器 基于Delta Sigma调制器的分数时钟分频器
带累加器的分数阶N锁相环 基于分数N锁相环结构的累加器频率合成器
带Delta Sigma调制器的分数阶N锁相环 基于分数N锁相环结构的delta sigma调制器频率合成器
整数N锁相环具有对偶模预分压器 基于整数N锁相环结构的双模预调频频率合成器
整数N锁相环单模预分频器 基于整数N锁相环结构的单模预调频频率合成器

主题

简单锁相环模型的设计与评估

这个例子展示了如何使用参考架构设计一个简单的锁相环(PLL),并使用PLL Testbench验证它。

特色的例子