文档帮助中心文档
运行一个仿真金宝app软件®或MATLAB®与运行在Intel上的HDL设计同步的仿真®FPGA板。
FPGA-in-the-Loop模拟
fpga在环(FIL)仿真提供了使用Simulink或MATLAB软件在真实硬件中测试任何现有HDL代码设计的能力。金宝app
FPGA-in-the-Loop模拟工作流
选择生成块还是系统对象™,并决定是使用FIL Wizard还是HDL Workflow Advisor。
FPGA硬件验证
使用HDL验证器™建立一个fpga在环(FIL)应用程序。该应用程序使用Simulink®和FPGA金宝app开发板验证比例-积分-微分(PID)控制器的HDL实现。在本例中,Simulink生成电机金宝app的期望位置,并仿真由该PID控制器控制的电机。
你点击一个链接对应于这个MATLAB命令:
通过在MATLAB命令窗口中输入命令来运行命令。Web浏览器不支持MATLAB命令。金宝app
选择一个网站,在那里获得翻译的内容,并看到当地的活动和优惠。根据您的位置,我们建议您选择:.
你也可以从以下列表中选择一个网站:
选择中国网站(中文或英文)以获得最佳网站性能。其他MathWorks国家站点没有针对您所在位置的访问进行优化。
与当地办事处联系
得到审判现在