主要内容

AXI4-Interface写

写数据到IP核上赛灵思公司Zynq平台

描述

该块将数据向量写入到HDL Coder™生成的IP核上的一组连续的内存映射寄存器中。的AXI4-Interface写块,利用处理系统的中央互连,提供简单的内存映射通信与FPGA上的IP核。此块最适合于低吞吐量通信,如设置状态、状态或控制寄存器。这个图显示了数据离开这个块后的路径。

港口

输入

全部展开

指定N-by-1向量写入IP核上的内存映射寄存器,从注册抵消

数据类型:|int8|int16|int32|uint8|uint16|uint32|布尔

参数

全部展开

输入IP核的路径和名称。

请注意

如果您使用HDL Coder生成IP核,HDL Coder将IP核映射到/dev/mwipcore

输入寄存器与IP核的基址的偏移量。块将数据写入该寄存器。使用十六进制数字符向量指定地址偏移量时,将该值表示为hex2dec函数。

请注意

如果您使用HDL Coder生成IP核,您可以从“注册地址映射”一节中获得地址偏移量的值自定义IP核心报告(高密度脂蛋白编码器).有关更多信息,请参见寄存器地址映射(高密度脂蛋白编码器)

另请参阅

||

主题

介绍了R2013a