主要内容

HDL代码生成和部署

使用HDL Coder™生成HDL码,使用HDL Verifier™进行验证,以及使用硬件支持包的原型金宝app

无线HDL Toolbox™提供支持HDL代码生成的块。金宝app要从使用这些块的设计生成HDL代码,必须具有HDL编码器许可证。HDL编码器还使您能够生成脚本和测试长椅,以便与第三方HDL模拟器一起使用。

如果您有HDL验证程序许可证,则可以使用FPGA-In-in-Loop(FIL)功能在FPGA板上的HDL设计进行原型。FIL块为在Simulink之间的接口上提供效率改进。金宝app®和FPGA板。HDL验证程序还使您可以通过在第三方模拟器中运行的HDL设计来使Simulink模型构成模拟金宝app。

设计,原型和验证硬件上的实用无线通信系统,下载硬件支持包,如金宝appXilinx的Communications To金宝appolBox™支持包®Zynq.®基于收音机

FIL帧到样本 将基于帧的数据转换为FPGA-In-in循环的示例流
FIL样本到框架 将示例流从FPGA-in-in-循环转换为基于帧的数据

话题

HDL代码生成支持金宝app

查找支持的金宝app块,并在HDL中实现流界面。

生成HDL代码

从Simulink子系统生成HDL代码。金宝app

FPGA in-in-in-look

使用FPGA的通信系统实时设计验证。

HDL验证者Cyimulation模型在HDL编码器中产生(HDL编码器)

此示例显示如何在HDL编码器中生成Cosimulation模型,并将生成的HDL代码集成到HDL Verifier™工作流程中。

硬件上的原型无线通信算法

原型无线HDL工具箱设计在Xilinx Zynq的基于硬件支持包的板上。金宝app