可编程逻辑
设计和开发的定制硬件组件(PL)或FPGA可编程逻辑的SoC的应用程序
分析仿真软件金宝app®模型通过使用socModelAnalyzer
函数来估计模型中使用的资源,来比较不同的架构,了解设计权衡。使用socFunctionAnalyzer
在MATLAB函数来分析资源®函数。
的socModelAnalyzer
和socFunctionAnalyzer
函数创建一个报告详细的操作数或MATLAB仿真软件模型函数,分别。金宝app
用报告中的信息:
决定如何划分你的算法软件和硬件。
优化硬件算法。
优化软件算法。
比较不同的实现一个算法对设计选择做出明智的决定。
功能
socModelAnalyzer |
估计的操作数金宝app模型 |
socFunctionAnalyzer |
估计的操作数MATLAB函数 |
socAlgorithmAnalyzerReport |
开放的算法分析报告 |
socExportReferenceDesign |
出口HDL工作流的定制参考设计顾问 |
工具
逻辑分析仪 | 可视化、测量和分析转换和州 |
金宝app仿真软件配置参数
主题
当你的FPGA模型包括多个块你想生成使用高密度脂蛋白HDL编码器™,你必须使用一个连接器模型连接块。
浏览生成的报告的细节socModelAnalyzer
或socFunctionAnalyzer
函数。
使用socExportReferenceDesign
函数导出自定义参考设计从一个SoC Blockset™模型。
故障排除
当生金宝app成SoC设计中使用不支持的模式SoC建设者。