主要内容

通过HDL代码生成集成验证

生成测试台,以验证使用HDL Coder™生成的HDL代码

使用HDL编码器生成HDL代码时,该工具提供了对源MATLAB的生成代码的自动验证的选项®或者模金宝app拟®设计。使用HDL Workflow Advisor指导您通过代码生成和验证。看HDL工作流程顾问入门(HDL编码器)使用HDL Workflow Advisor生成测试台并启用代码覆盖(HDL编码器)

您可以生成四种测试台,用于验证生成的代码:HDL仿真,Cosimulation,FPGA-In-Loop(FIL)或DPI组件。当您拥有HDL Verifer™许可证时,提供后三个测试台。看为生成的HDL代码选择测试台(HDL编码器)

话题

削皮

从Simulink自动验证生成的HDL代码金宝app

使用生成的cosimulation模型验证生成的HDL代码。

从MATLAB自动验证生成的HDL代码

使用生成的Cosimulation脚本验证生成的HDL代码。

FPGA in-in-Loop

使用HDL Workflow Advisor for Simulink进行仿真金宝app

使用HDL Workflow Advisor生成FPGA-In-循环模型。

使用MATLAB的HDL Workflow Advisor进行仿真

使用HDL Workflow Advisor生成FPGA-In-Loop System object™和测试台。

系统Verilog DPI组件

使用SystemVerilog DPI测试台验证HDL设计(HDL编码器)

此示例显示如何使用SystemVerilog DPI测试台来验证需要大数据集的HDL代码。

多个测试台式的组合

验证手写和生成的HDL代码的组合

此示例使用HDL Cosimulation和FPGA-In-Loop(FIL)仿真来验证包括生成和传统HDL代码的HDL设计。

在MATLAB-TO-HDL工作流程中的COSIMUTION和FPGA-IN-in-in循环

此示例显示如何使用HDL Cosimulation和FPGA-In-in循环验证生成的HDL代码作为MATLAB的HDL代码生成工作流程中的步骤。

在MATLAB-to-HDL工作流程中验证Sobel边缘检测算法

此示例显示了如何从实现Sobel边缘检测算法的MATLAB设计生成HDL代码。

相关信息

确认(HDL编码器)