英特尔fpga和soc

模型中,英特尔设备上验证,程序算法

领域专家和硬件工程师使用MATLAB®和仿真软金宝app件®开发原型和生产应用程序部署在英特尔®FPGA和SoC设备。

MATLAB仿真软件,您可以:金宝app

  • 系统级模型硬件架构
  • 计划你的FPGA或SoC,无需编写任何代码
  • 模拟和调试您的FPGA或使用MATLAB和Simulink SoC产品下载188bet金宝搏金宝app
  • 生成生产高密度脂蛋白和FPGA或SoC集成的C代码

“我们有丰富的经验在我们的领域,但缺乏经验与FPGA集成。金宝app仿真软件和HDL编码器使我们专注于为我们的产品,而不是设计智能算法如何运行这些算法在特定FPGA。”

鲍里斯•范Amerongen Orolia

建模与仿真

金宝app模型基于模型的设计使您能够减少开发时间为英特尔FPGA和SoC应用程序建模高级的硬件实现和模拟系统上下文。同时,可以使量子化定点更高效的资源使用,或者生成synthesizable本机浮点高密度脂蛋白更容易fpga程序

高密度脂蛋白编码器™生成synthesizable硬件描述语言(VHDL)®或Verilog®直接从HDL-ready仿真软件和MATLAB功金宝app能块应用程序等信号处理,无线通信,电机和电源控制,图像/视频处理

DSP Builder为英特尔fpga添加Intel-specific模块为系统级仿真软件仿真和硬金宝app件部署。你可以集成DSP Builder阻塞与本地仿真软件对HDL代码生成。金宝app

SoC Blockset™允许您分析的硬件软件的交互性能英特尔SoC设备,包括使用内存和调度/ OS效果。

建模与仿真

混合浮动——和定点操作相同的设计。这个三角操作实现浮点使用标准的英特尔FPGA资源。


的原型深入学习网络部署到一个英特尔SoC平台从MATLAB和推理从MATLAB应用程序运行。

在FPGA原型——和SoC-Based平台

开始成型,可以下载金宝app支持包针对预配置英特尔FPGA, SoC-based评价平台。HDL编码人员然后将指导您完成的步骤程序FPGA或SoC直接从仿真软件,而无需编写HDL代码。金宝app

你可以选择从多个技术调试直接从MATLAB和Simulink FPGA原型。金宝app插入IP:读或写AXI寄存器和MATLAB之间转移大信号或图像文件和板载内存位置;捕获数据从信号内部在MATLAB FPGA进行分析;或者测试你的算法评估组件上运行FPGA-in-the-loop与你的MATLAB和Simulink仿真金宝apptestbench。


高密度脂蛋白和IP核心代生产一体化

大多数块支持HDL代码生成功能金宝app高密度脂蛋白块属性使您能够指定自定义硬件实现选项,如管道插入,资源共享,内存映射。HDL代码生成设置让你全球定制优化,重置风格,时钟使,命名约定等等。一起在仿真软件设计实现架构的能力完全控制金宝app速度和面积优化对于英特尔FPGA和SoC设备。

您可以生成可读synthesizable RTL与non-algorithmic内容在第四的集成®。如果你已经安装了高密度脂蛋白编码器为金宝app英特尔SoC支持包,您可以生成一个IP核心封装兼容各种AXI协议通信的手臂®处理器和其他设备组件。您可以使用为英特尔SoC嵌入式编码器™支持金宝app包生成驱动程序和应用软件程序部门应用程序处理器。

报告生成的高密度脂蛋白和IP核心

报告生成的高密度脂蛋白和IP核心。IP核心代报告显示设计输入和输出的映射AXI寄存器和协议。


定义一个自定义参考设计和一个占位符和I / O映射,您可以在其中产生高密度脂蛋白。

扩展目标平台的支持金宝app

如果你需要部署到一个FPGA或SoC-based MathWorks提供的平台没有包含在一个支持包,您可以创建或下载一个参考设计和把它插到高密度脂蛋金宝app白编码器。您可以使用SoC发展参考设计Blockset或第四的'。