matlab및si金宝appmulink를이용한혼성신호설계

아날로그및혼성신호시스템,설계및검증

马铃薯®과s金宝appimulink.®를사용하여혼성신호시스템의동작,빠른설계탐색,설계전분석및을수행하십시오。

혼성혼성신호집적(IC)설계설계시작할는PLL및ADC의混合信号块集™모델모델사용할할수。데이터시트사양을으로으로블록특성특성지정,아날로그아날로그요소를반영。내장분석툴및측정용벤치사용를를보다검증을수행할수。

PCI Express®,USB,DDR및이더넷과과같은고속링크설계및분석의경우경우경우경우경우를하여이퀄라이제이제방식방식설계하여가하고채널시뮬레이션을위한위한위한

MATLAB및SI金宝appMULINK를사용하여하여할수있는작업은다음과다음과

  • PLL,DAC,ADC,SERDES,SMPS및기타혼성신호시스템의모델생성
  • 하향식(自上而下)방법론에따라아날로그 - 디지털트레이드 - 오프관계평가
  • Cosimulation을통해또는systemverilog모듈및ibis-ami모델을생성하여수준모델eda툴툴연결
  • 테스트테스트칩생산전에에/디지털디지털,제어로직을비롯한설계검증

“기존에는회로수준수준이션에에이션에이걸렸습니다。Matlab과simuli金宝appnk를사용결과결과이션이1이1분으로줄어들었습니다。”

Jun Uehara,Epson Toyocom

혼성신호분석

최상위최상위화수준,matlab을사용하여기본적시스템아키텍처(예:2차와3차시그마 - 델타변조기중어느것이나은가?어느종류의pll이가장좋은가?보드플롯을통해시스템안정성에대해것알수수가?)를분석할수있습니다。

matlab및si金宝appmulink의의을사용을을설계공간을탐색하고를위한최상의을찾을수있습니다위한을찾을수있습니다。예를들어,混合信号块集은matlab기능을사용하여pll의폐루프및개루프분석을수행하고필터를빠르게설계설계합니다합니다합니다합니다합니다합니다설계설계설계설계설계설계설계설계설계설계설계설계설계。

MATLAB은은스프레드시트나C / C ++와같은기존언어언어훨씬더강력한분석시각화기능제공제공합니다분석시각화기능을합니다。기존에구축한환경을사용할수도있습니다。Matlab은微软®excel.®및c / c ++와도작동。


혼성신호의하향식(自上而下)설계

동작모델및측정테스트를사용하고하고상세히기술,설계와검증에걸리는시간을을하십시오。金宝appsimulink에서는다양한화수준에서아날로그를로직로직및하드웨어와시뮬레이션할할수수수할할수수

“전달전달”로추상화수준의의시간,또는simscape电气™로전압,전류,그리고rlc소자,op-amp,스위치와같은요소요소모델링하여회로를할수있습니다있습니다。

부동소수점정밀도로알고리즘수준디지털회로를기술하거나,양자양자화및포화영향을포함한의고정소수점소수점소수점소수점소수점데을을을하여하여하여정밀정밀정밀정밀정밀수행수행수행수행수행수행수행수행마지막으로,ASIC및FPGA를타겟합성가능한HDL코드를생성할수。

matlab함수나eventflow.®를사용하여하여알고리즘수준에서제어로직과상태머신기술기술고정소수점데이터형을사용하고,임베디드c / c ++코드코드사용하여마이크로컨트롤러컨트롤러를타겟할지아니면아니면아니면으로할지할지할지및합성한한수수수수수수수수수


혼성신호검증

시스템수준모델모델은설계설계의다음단계로로연결되어야되어야matlab및si金宝appmulink모델은다양한방식으로방식모델,hdl코드또는하드웨어를위한테스트사용할수있습니다。

cosimulation이란서로서로다른사이의런타임링크입니다。각시뮬레이션시간스텝마다툴간에에이터에데이터데교환데되고,함께실행되어을시뮬레이션할할수。아날로그아날로그도메인에서는®Virtuoso.®AMS Designer I金宝appnsume가Simulink에cosimulation링크링크를제공。디지털디지털에서는HDL验证仪™가타사HDL시뮬레이터터FPGA보드에루프테스트를링크를합니다합니다。

기능검증환경에서의의테스트및사용의,dpi-c인터페이스사용하여matlab알고리즘및simulink모델모델systemv金宝apperilog모듈로내보낼있습니다。

IC와이션결과를matlab으로분석하여데이터를더욱더욱효과적으로시각하고최적화화화화화기법기법을최적동작또는을추추로하여동작모델을추추로조정조정모델수추价

혼성신호검증의마지막단계는디바디바입니다。이단계에서는matlab및simu金宝applink가다양한테스트장비와통합되어을통해벡터를를생성,테스트장비를하고,결과를분석하고시스템을구축할있습니다。


PLL(위상고정루프)

PLL(위상위상루프)설계의경우,트랜지스터수준모델은정확속도가매우느립니다。피드백루프의경우시간(锁定时间)을캡처하려면장시간의시뮬레이션이필요하고위상 - 잡음효과를를하게예측는작은시뮬레이션시간시간이필요스텝스텝스텝스텝에。金宝appSimulink및混合信号块集은가변스텝솔버를사용하므로오버샘플링할에이매우매우pll시뮬레이션이가능합니다。

제어설계에기반한sim金宝appulink의시뮬레이션엔진엔진시뮬레시뮬레데시뮬레시뮬레시뮬레시뮬레보입니다시뮬레시뮬레대한보다시뮬레시뮬레에에시간시간를시뮬레이션시간몇시뮬레시뮬레시뮬레시간몇시간시간시뮬레시간에서에서시간시간시뮬레에서에서시간시간시뮬레에에


데이터변환기(ADC / DAC)

아날로그 - 디지털변환기(adc)의의와검증의핵심및및이산시간신호빠르게시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레시뮬레金宝appsimulink에서는동일한에서아날로그및디지털하드웨어의이가능하기하기때문때문에에툴보다훨씬짧은시간adc를설계할수에。

金宝appsimulink로빠르게adc를설계하면더매개변수매개변수이가능해지므로더짧은짧은시간에검증을수행할수수混合信号模块库테스트벤치를사용하면적분및차분비선형성및잡음성능을빠르게평가할수있습니다。


Serdes및및고속

높은높은이트레레레하는하는하는직렬및및및및및및병렬이퀄라이제이션제시스템의과이션에무료다느려지게요인를있으며있으며요인에있으며

SERDES아디자앱는에서는신호를사용를프리엠퍼시스및이퀄라이트제에아키텍처를사용채널것을임의의채널이퀄라이제퀄라퀄라을단몇분에분석수수수수수수수수앱에서s金宝appimulink모델모델을을하여하여적응형이퀄라이제이제이제알고리즘알고리즘을가로조정사용자용자자체모델에서시작독자적인인알고리즘을추추수수수수수수수수수수수수수수수수수수수수수수수시스템시스템및​​채널검증검증경우,serdes工具箱를사용하여듀얼듀얼듀얼듀얼듀얼듀얼듀얼생성생성할수있습니다으로으로할수。


rf전력증폭기의dpd(数字预失真)

DPD(数字预失真)는이론상으로으로는단순하지만실제로는매우MATLAB은테스트장비제어,복잡한데이터분석및dsp또는fpga알고리즘구축을위한환경을제공하는에에에전력

MATLAB에서는메모리및비선형성을비롯해변형급수를기반모델을하고rf blockset™电路信封를사용하여시뮬레이션할할수。자체dpd알고리즘을사용폐루프에서rf pa를를이션하면하면실험을진행하기에에이밍,타화및가적인rf영향을추정할할수수。