Microsemi的FPGA和SoC的

模型,验证和编程上Microsemi的设备的算法。

领域专家和硬件工程师使用MATLAB®和仿真软金宝app件®制定关于Microsemi的部署原型和生产应用®FPGA和SoC器件。随着MATLAB和Simulin金宝appk,您可以:

  • 在系统级模型的硬件架构
  • 计划中的FPGA无需编写任何代码
  • 模拟和调试使用MATLAB和Simulink工具的FPGA金宝app
  • 执行生产FPGA和SoC设计

“作为一名机电系统工程师,我的专长是控制系统及其模型,而不是HDL和fpga。通过基于模型的设计,我可以利用我对控制器和被控系统的洞察力和知识,做更多FPGA工程师通常做的工作,减少他们的工作量。”

罗布Reilink,DEMCON

FPGA编程建模

使用MATLAB和Simulink将硬件体系结构添加到算法中。金宝app这包括定点量化(30:45),这样可以更有效地利用资源,本机浮点(8:55)代码生成,这样就可以更方便地计划的FPGA。重用你的测试和极好的参考算法模拟每个连续细化。

HDL Coder™直接从HDL就绪的Simulink和MATLAB函数块生成可合成的VHDL或Verilog,用于以下应用程序金宝app信号处理,无线通信,电机和电源控制图像/视频处理


编程微半fpga和SoCs

HDL编码器将引导您完成的步骤,而无需编写的一行代码的FPGA SoC或直接从Simulink的编程。金宝app从HDL编码器,可以优化并生成随着AXI接口,插入到SoC综合的VHDL或Verilog。从那里,你可以调用嵌入式编码器®来生成C / C ++的软件程序,在嵌入式处理器上运行。

使用HDL编码器,你可以指定你的Microsemi FPGA作为目标设备。您可以自动创建一个自由人®SoC的设计套件项目,进行合成,并运行地点和路线。


学到更多

浏览产品下载188bet金宝搏

FPGA仿真和调试

HDL验证™重用你的MATLAB和Simulink测试环境,以验证您的FP金宝appGA设计。

cosimulation(5:35),就可以自动运行连接到Mentor Graphics公司或Cadence设计系统模拟器金宝app运行您的Verilog或VHDL设计你的MATLAB或Simulink的测试平台。

FPGA-在半实物仿真你的MATLAB或Simulink的测试台连接到金宝app支持金宝appMicrosemi FPGA板通过以太网。

在MATLAB或Simulink测试台上测试已实现的设计。金宝app


生产FPGA和SoC设计

领域专家和硬件工程师使用MATLAB和Simulink在生产FPGA和SoC设计方面进行协作金宝app无线,图像/视频处理(20:59),电机和电源控制(24:20)安全关键应用。

HDL编码器高级综合优化(49:42)帮助您实现您的设计目标,同时保持了生成的RTL,模型和要求,这是很重要的高完整性之间的可追踪性作为工作流,DO-254。随着综合的VHDL和Verilog,HDL编码器生成IP核这很容易插入的Libero系统集成。和HDL验证生成验证模型(5:19)帮助速度试验台发展。