英特尔:FPGAS und SoC

模型、验证和编程Ihrer算法在Geräten的英特尔

Fachexperten und HardallingEnieureVerwenden Matlab®und 金宝appsimulink®FÜRIENTWICKLUNGVON PROTOTYPEN und Produktionsanwendungen Zur Bereitstellung Auf FPGA- und SoC-Gerätenvon英特尔®.MIT Matlab und 金宝appSimulink Istfolgendesmöglich:

  • Modellierung von HardwarearchiteKturen Auf Systemebene
  • 程序设计用的fpga代码
  • 利用MATLAB和Simulink-Tools对fpga进行仿真和调试金宝app
  • 主要生产fpga和soc

“我想我可以使用Steuerungs, Regelungssystemen和ihren Modellen aus - mit HDL和fpga。基于模型的设计可以把我的设计方法和系统设计结合起来,也可以把它应用到FPGA-Ingenieuren übernommen werden。这是für,您给我讲最后一句话!”

Rob Reilink,Demcon

Modellierung für模具FPGA-Programmierung

Ergänzen您可以通过MATLAB和Simulink的算法来实现硬件架构。金宝app大足华美zahlen死定点量化(30:45)zugunsten einer sefizienteren ressourcennutzung und die本机浮点(9:19),这样就死了Programmierung von FPGA.vereinfacht。Ihre Tests and Referenzalgorithmen können Sie dann für Ihre sukzessiven Verbesserungen jewel wiederverwenden。

高密度脂蛋白编码器™Erzeugt SynthetisierBaren VHDL-臭虫 - 代码Direkt Aus HDL-Fähigenimulink-und m金宝appatlab-funktionsblöckenfüranwendungenwie dieSignalverarbeitung无线kommunikation摩托车 - unistungssteuerungund.Bild- / Videoverarbeitung英特尔DSP Builderfügt spezifische Blöcke von Intel zu 金宝appSimulink hinzu, die zur Simulation and Codegenerierung in native Blöcke integriert werden können。

Analysieren Sie die Auswirkungen verschiedener Hardware- and Softwarearchitekturen, einschließlich Speichernutzung and Scheduling/BS-Effekte, mitSOC Blockset™


基于Intel的fpga和soc编程

HDL Coder führt Sie durch die nötigen Schritte zur direkten Programmierung Ihrer fpga order of soc i金宝appn Simulink, we dass auh nine Zeile Code schreiben müssten。Aus HDL Coder heraus können Sie synthetisieraren VHDL- und Verilog-Code zusammen mit axis - schnittstellen für soc erzeeugen和optimieren。Mit Embedded Coder erzeugen Sie dann den nötigen Code in C/ c++ zur Programmierung der Software, die f dem Embedded- prozessor ausgeführt wird。

我支持你,für金宝appFPGA。und.SoC-Gerate我是麻省理工学院的嵌入式编码器与HDL编码器herunter。Damit können Sie die Synthese von Intel Quartus Prime, Place-and-Route sowie die FPGA-/SoC-Programmierung automatisieren。


FPGA模拟und调试

HDL验证器verwendet Ihre MATLAB和Simulink-Tes金宝apptumgebungen zur验证Ihres fpga设计。

cosimulation(5:35)KönnenSIEIHREMatlab-oder Simu金宝applink-Testbench Bei derAusführung自动机Ihren Verilog-oder VHDL-DesignsVerknüpfen,在einem模拟器Von Mentor Graphics oder Cadence Design SystemsAusgeführtwerden。

eine.FPGA-in-the-Loop-Simulationverknüpft Ihre MATLAB- order金宝app Simulink-Testbench mit unterstütztenFPGA-Platinen冯英特尔通过以太网,JTAG OADERPCI-Express(2:52)

Nutzen您MATLAB als AXI-Masterschnittstelle(5)请将我的电话号码发送给您数据捕获(4:09)嗯,我有一个fpga mithilfe interner Testpunkte zu debuggen


主要生产fpga和soc

Fachexperten and Hardwareingenieure verwenden MATLAB and 金宝appSimulink zum gemeinsamen Entwurf von producten fpga and soc fürWireless-Losungen,死图像/视频处理(20:59)电机和电源控制(24:20)和港口Sicherheitskritische.Anwendungen。

麻省理工学院Zur SyntheseVerfügbarenabstrakten优化(49:42)von HDL编码器erfüllen Sie Ihre Designvorgaben, während gleichzeeitig die Rückverfolgbarkeit zwischen den generierten rtl, den Modellen and den Anforderungen erhalten bleibt - ein Kriterium bei High-Integrity-Workflows wieDO-254..Neben syntisierarem VHDL- und Verilog-Code erzeeugt HDL编码器IP-Kerne,Die Sich Zur SystegrationSehr Einfach在Quartus PrimeEinfügen。AußerdemSerzeugtHDL验证者dienötigen.验证模型(5:19)Zugunsten Einer Schnelleren Testbench-entwicklung。