英特尔的FPGA和SoC

模型,验证和英特尔器件进行编程的算法。

领域专家和硬件工程师使用MATLAB®和Sim金宝appulink®开发基于英特尔部署原型和生产应用®FPGA和SoC器件。随着MATLAB和Simulin金宝appk,您可以:

  • 在系统级模型的硬件架构
  • 计划中的FPGA无需编写任何代码
  • 模拟和调试使用MATLAB和Simulink工具的FPGA金宝app
  • 执行生产FPGA和SoC设计

“作为一个机电一体化系统工程师,我的专长是在控制系统和他们的模型,而不是HDL和FPGA。随着基于模型的设计,我可以用我的洞察力和控制器和系统的知识被控制做多通常由FPGA工程师所做的工作,并减少他们的工作量“。

罗布Reilink,DEMCON

建模FPGA编程

添加硬件架构使用MATLAB和Simulink你的算法。金宝app这包括定点量化(30:45),这样可以更有效地利用资源,原生浮点(8:55)代码生成,这样就可以更方便地计划的FPGA。重用你的测试和极好的参考算法模拟每个连续细化。

HDL编码器™直接从HDL-准备Simulink和MATLAB功能块生成可综合VHDL或Verilog的应用,如金宝app信号处理无线通信电机和电源控制图像/视频处理英特尔DSP Builder的增加了Intel的特定块的Simulink,其可以与用于模拟金宝app和HDL代码生成本地模块被集成。

分析的硬件和软件架构,包括使用的内存和调度/ OS效果,采用的SoC模块库™的影响。


编程的FPGA英特尔和SoC

HDL编码器将引导您完成的步骤,而无需编写的一行代码的FPGA SoC或直接从Simulink的编程。金宝app从HDL编码器,可以优化并生成随着AXI接口,插入到SoC综合的VHDL或Verilog。从那里,你可以调用嵌入式编码器®来生成C / C ++的软件程序,在嵌入式处理器上运行。

您可以下载支持包英特尔金宝appFPGA英特尔的SoC设备与嵌入式编码器和编码器高密度脂蛋白使用。这些自动化英特尔的Quartus总理综合,布局布线和FPGA / SoC的设计。


FPGA仿真和调试

HDL验证™重用你的MATLAB和Simulink测试环境,以验证您的FP金宝appGA设计。

协同仿真(5:35),就可以自动运行连接到Mentor Graphics公司或Cadence设计系统模拟器金宝app运行您的Verilog或VHDL设计你的MATLAB或Simulink的测试平台。

FPGA-在半实物仿真你的MATLAB或Simulink的测试台连接到金宝app支持金宝app英特尔FPGA开发板通过以太网,JTAG,或PCI-Express的(2:52)

采用MATLAB作为AXI主界面(5:00)将数据发送到您的FPGA,并插入数据抓取(4:09)逻辑使用内部测试点来调试FPGA。


生产FPGA和SoC设计

领域专家和硬件工程师使用MATLAB和Simulink进行合作生产的FPGA和SoC设计金宝app无线图像/视频处理(20点59分)电机和电源控制(24:20)安全关键应用。

HDL编码器高级综合优化(49:42)帮助您实现您的设计目标,同时保持了生成的RTL,模型和要求,这是很重要的高完整性之间的可追踪性作为工作流,DO-254。随着综合的VHDL和Verilog,HDL编码器生成IP核这很容易插入的Quartus总理进行系统集成。和HDL验证生成验证模型(5:19)这有助于加速试验台发展。